Merge commit 'kumar/next' into next
This commit is contained in:
Коммит
0a3108beea
|
@ -4,18 +4,18 @@ The SSI is a serial device that communicates with audio codecs. It can
|
||||||
be programmed in AC97, I2S, left-justified, or right-justified modes.
|
be programmed in AC97, I2S, left-justified, or right-justified modes.
|
||||||
|
|
||||||
Required properties:
|
Required properties:
|
||||||
- compatible : compatible list, containing "fsl,ssi"
|
- compatible: Compatible list, contains "fsl,ssi".
|
||||||
- cell-index : the SSI, <0> = SSI1, <1> = SSI2, and so on
|
- cell-index: The SSI, <0> = SSI1, <1> = SSI2, and so on.
|
||||||
- reg : offset and length of the register set for the device
|
- reg: Offset and length of the register set for the device.
|
||||||
- interrupts : <a b> where a is the interrupt number and b is a
|
- interrupts: <a b> where a is the interrupt number and b is a
|
||||||
field that represents an encoding of the sense and
|
field that represents an encoding of the sense and
|
||||||
level information for the interrupt. This should be
|
level information for the interrupt. This should be
|
||||||
encoded based on the information in section 2)
|
encoded based on the information in section 2)
|
||||||
depending on the type of interrupt controller you
|
depending on the type of interrupt controller you
|
||||||
have.
|
have.
|
||||||
- interrupt-parent : the phandle for the interrupt controller that
|
- interrupt-parent: The phandle for the interrupt controller that
|
||||||
services interrupts for this device.
|
services interrupts for this device.
|
||||||
- fsl,mode : the operating mode for the SSI interface
|
- fsl,mode: The operating mode for the SSI interface.
|
||||||
"i2s-slave" - I2S mode, SSI is clock slave
|
"i2s-slave" - I2S mode, SSI is clock slave
|
||||||
"i2s-master" - I2S mode, SSI is clock master
|
"i2s-master" - I2S mode, SSI is clock master
|
||||||
"lj-slave" - left-justified mode, SSI is clock slave
|
"lj-slave" - left-justified mode, SSI is clock slave
|
||||||
|
@ -24,26 +24,36 @@ Required properties:
|
||||||
"rj-master" - r.j., SSI is clock master
|
"rj-master" - r.j., SSI is clock master
|
||||||
"ac97-slave" - AC97 mode, SSI is clock slave
|
"ac97-slave" - AC97 mode, SSI is clock slave
|
||||||
"ac97-master" - AC97 mode, SSI is clock master
|
"ac97-master" - AC97 mode, SSI is clock master
|
||||||
- fsl,playback-dma: phandle to a node for the DMA channel to use for
|
- fsl,playback-dma: Phandle to a node for the DMA channel to use for
|
||||||
playback of audio. This is typically dictated by SOC
|
playback of audio. This is typically dictated by SOC
|
||||||
design. See the notes below.
|
design. See the notes below.
|
||||||
- fsl,capture-dma: phandle to a node for the DMA channel to use for
|
- fsl,capture-dma: Phandle to a node for the DMA channel to use for
|
||||||
capture (recording) of audio. This is typically dictated
|
capture (recording) of audio. This is typically dictated
|
||||||
by SOC design. See the notes below.
|
by SOC design. See the notes below.
|
||||||
- fsl,fifo-depth: the number of elements in the transmit and receive FIFOs.
|
- fsl,fifo-depth: The number of elements in the transmit and receive FIFOs.
|
||||||
This number is the maximum allowed value for SFCSR[TFWM0].
|
This number is the maximum allowed value for SFCSR[TFWM0].
|
||||||
|
- fsl,ssi-asynchronous:
|
||||||
|
If specified, the SSI is to be programmed in asynchronous
|
||||||
|
mode. In this mode, pins SRCK, STCK, SRFS, and STFS must
|
||||||
|
all be connected to valid signals. In synchronous mode,
|
||||||
|
SRCK and SRFS are ignored. Asynchronous mode allows
|
||||||
|
playback and capture to use different sample sizes and
|
||||||
|
sample rates. Some drivers may require that SRCK and STCK
|
||||||
|
be connected together, and SRFS and STFS be connected
|
||||||
|
together. This would still allow different sample sizes,
|
||||||
|
but not different sample rates.
|
||||||
|
|
||||||
Optional properties:
|
Optional properties:
|
||||||
- codec-handle : phandle to a 'codec' node that defines an audio
|
- codec-handle: Phandle to a 'codec' node that defines an audio
|
||||||
codec connected to this SSI. This node is typically
|
codec connected to this SSI. This node is typically
|
||||||
a child of an I2C or other control node.
|
a child of an I2C or other control node.
|
||||||
|
|
||||||
Child 'codec' node required properties:
|
Child 'codec' node required properties:
|
||||||
- compatible : compatible list, contains the name of the codec
|
- compatible: Compatible list, contains the name of the codec
|
||||||
|
|
||||||
Child 'codec' node optional properties:
|
Child 'codec' node optional properties:
|
||||||
- clock-frequency : The frequency of the input clock, which typically
|
- clock-frequency: The frequency of the input clock, which typically comes
|
||||||
comes from an on-board dedicated oscillator.
|
from an on-board dedicated oscillator.
|
||||||
|
|
||||||
Notes on fsl,playback-dma and fsl,capture-dma:
|
Notes on fsl,playback-dma and fsl,capture-dma:
|
||||||
|
|
||||||
|
|
|
@ -181,11 +181,27 @@
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 08 e5 11 32 33 ];
|
||||||
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
linux,network-index = <0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
@ -193,6 +209,7 @@
|
||||||
reg = <0x1>;
|
reg = <0x1>;
|
||||||
device_type = "ethernet-phy";
|
device_type = "ethernet-phy";
|
||||||
};
|
};
|
||||||
|
|
||||||
phy1: ethernet-phy@1 {
|
phy1: ethernet-phy@1 {
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
interrupts = <18 0x8>;
|
interrupts = <18 0x8>;
|
||||||
|
@ -205,46 +222,35 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 08 e5 11 32 33 ];
|
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
linux,network-index = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 08 e5 11 32 34 ];
|
local-mac-address = [ 00 08 e5 11 32 34 ];
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
linux,network-index = <1>;
|
linux,network-index = <1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -247,11 +247,25 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
phy-connection-type = "gmii";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&gef_pic>;
|
interrupt-parent = <&gef_pic>;
|
||||||
|
@ -264,17 +278,6 @@
|
||||||
reg = <3>;
|
reg = <3>;
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
phy-connection-type = "gmii";
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@26000 {
|
enet1: ethernet@26000 {
|
||||||
|
|
|
@ -247,11 +247,25 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
phy-connection-type = "gmii";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&gef_pic>;
|
interrupt-parent = <&gef_pic>;
|
||||||
|
@ -264,17 +278,6 @@
|
||||||
reg = <3>;
|
reg = <3>;
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
phy-connection-type = "gmii";
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@26000 {
|
enet1: ethernet@26000 {
|
||||||
|
|
|
@ -202,11 +202,25 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
phy-connection-type = "gmii";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&gef_pic>;
|
interrupt-parent = <&gef_pic>;
|
||||||
|
@ -219,17 +233,6 @@
|
||||||
reg = <3>;
|
reg = <3>;
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
phy-connection-type = "gmii";
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@26000 {
|
enet1: ethernet@26000 {
|
||||||
|
|
|
@ -124,11 +124,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 { /* For TSECs */
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
/* Mac address filled in by bootwrapper */
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&PHY1>;
|
||||||
|
|
||||||
|
mdio@520 { /* For TSECs */
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
PHY1: ethernet-phy@1 {
|
PHY1: ethernet-phy@1 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -147,44 +162,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
/* Mac address filled in by bootwrapper */
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&PHY1>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
/* Mac address filled in by bootwrapper */
|
/* Mac address filled in by bootwrapper */
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <0x23 0x2 0x24 0x2 0x28 0x2>;
|
interrupts = <0x23 0x2 0x24 0x2 0x28 0x2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&PHY2>;
|
phy-handle = <&PHY2>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mpic: pic@40000 {
|
mpic: pic@40000 {
|
||||||
|
|
|
@ -180,7 +180,7 @@
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <1>;
|
#size-cells = <1>;
|
||||||
sleep = <&pmc 0x20000000>;
|
sleep = <&pmc 0x20000000>;
|
||||||
ranges;
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
|
||||||
cell-index = <0>;
|
cell-index = <0>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
|
@ -195,11 +195,11 @@
|
||||||
fixed-link = <1 1 1000 0 0>;
|
fixed-link = <1 1 1000 0 0>;
|
||||||
fsl,magic-packet;
|
fsl,magic-packet;
|
||||||
|
|
||||||
mdio@24520 {
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
phy4: ethernet-phy@4 {
|
phy4: ethernet-phy@4 {
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
interrupts = <20 0x8>;
|
interrupts = <20 0x8>;
|
||||||
|
@ -221,6 +221,7 @@
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <34 0x8 33 0x8 32 0x8>;
|
interrupts = <34 0x8 33 0x8 32 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
@ -229,11 +230,11 @@
|
||||||
sleep = <&pmc 0x10000000>;
|
sleep = <&pmc 0x10000000>;
|
||||||
fsl,magic-packet;
|
fsl,magic-packet;
|
||||||
|
|
||||||
mdio@25520 {
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
|
|
|
@ -190,66 +190,74 @@
|
||||||
phy_type = "utmi";
|
phy_type = "utmi";
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = < &phy0 >;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
interrupts = <20 0x8>;
|
interrupts = <20 0x8>;
|
||||||
reg = <0x0>;
|
reg = <0x0>;
|
||||||
device_type = "ethernet-phy";
|
device_type = "ethernet-phy";
|
||||||
};
|
};
|
||||||
|
|
||||||
phy1: ethernet-phy@1 {
|
phy1: ethernet-phy@1 {
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
interrupts = <19 0x8>;
|
interrupts = <19 0x8>;
|
||||||
reg = <0x1>;
|
reg = <0x1>;
|
||||||
device_type = "ethernet-phy";
|
device_type = "ethernet-phy";
|
||||||
};
|
};
|
||||||
|
|
||||||
tbi0: tbi-phy@11 {
|
tbi0: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = < &phy1 >;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = < &phy0 >;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = < &phy1 >;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -170,11 +170,27 @@
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy1c>;
|
||||||
|
linux,network-index = <0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
/* Vitesse 8201 */
|
/* Vitesse 8201 */
|
||||||
phy1c: ethernet-phy@1c {
|
phy1c: ethernet-phy@1c {
|
||||||
|
@ -183,44 +199,23 @@
|
||||||
reg = <0x1c>;
|
reg = <0x1c>;
|
||||||
device_type = "ethernet-phy";
|
device_type = "ethernet-phy";
|
||||||
};
|
};
|
||||||
|
|
||||||
tbi0: tbi-phy@11 {
|
tbi0: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy1c>;
|
|
||||||
linux,network-index = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
@ -228,6 +223,18 @@
|
||||||
fixed-link = <1 1 1000 0 0>;
|
fixed-link = <1 1 1000 0 0>;
|
||||||
linux,network-index = <1>;
|
linux,network-index = <1>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -149,11 +149,27 @@
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy1c>;
|
||||||
|
linux,network-index = <0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
/* Vitesse 8201 */
|
/* Vitesse 8201 */
|
||||||
phy1c: ethernet-phy@1c {
|
phy1c: ethernet-phy@1c {
|
||||||
|
@ -162,24 +178,12 @@
|
||||||
reg = <0x1c>;
|
reg = <0x1c>;
|
||||||
device_type = "ethernet-phy";
|
device_type = "ethernet-phy";
|
||||||
};
|
};
|
||||||
|
|
||||||
tbi0: tbi-phy@11 {
|
tbi0: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy1c>;
|
|
||||||
linux,network-index = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -167,11 +167,27 @@
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
linux,network-index = <0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
@ -179,57 +195,48 @@
|
||||||
reg = <0x0>;
|
reg = <0x0>;
|
||||||
device_type = "ethernet-phy";
|
device_type = "ethernet-phy";
|
||||||
};
|
};
|
||||||
|
|
||||||
phy1: ethernet-phy@1 {
|
phy1: ethernet-phy@1 {
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
interrupts = <18 0x8>;
|
interrupts = <18 0x8>;
|
||||||
reg = <0x1>;
|
reg = <0x1>;
|
||||||
device_type = "ethernet-phy";
|
device_type = "ethernet-phy";
|
||||||
};
|
};
|
||||||
|
|
||||||
tbi0: tbi-phy@11 {
|
tbi0: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
linux,network-index = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
linux,network-index = <1>;
|
linux,network-index = <1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -129,6 +129,13 @@
|
||||||
reg = <0x200 0x100>;
|
reg = <0x200 0x100>;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sleep-nexus {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
compatible = "simple-bus";
|
||||||
|
sleep = <&pmc 0x0c000000>;
|
||||||
|
ranges;
|
||||||
|
|
||||||
i2c@3000 {
|
i2c@3000 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -147,6 +154,16 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sdhci@2e000 {
|
||||||
|
compatible = "fsl,mpc8377-esdhc", "fsl,mpc8379-esdhc";
|
||||||
|
reg = <0x2e000 0x1000>;
|
||||||
|
interrupts = <42 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
/* Filled in by U-Boot */
|
||||||
|
clock-frequency = <0>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
i2c@3100 {
|
i2c@3100 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -176,70 +193,83 @@
|
||||||
interrupts = <38 0x8>;
|
interrupts = <38 0x8>;
|
||||||
dr_mode = "host";
|
dr_mode = "host";
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
|
sleep = <&pmc 0x00c00000>;
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-mdio";
|
|
||||||
reg = <0x24520 0x20>;
|
|
||||||
phy2: ethernet-phy@2 {
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
interrupts = <17 0x8>;
|
|
||||||
reg = <0x2>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
phy3: ethernet-phy@3 {
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
interrupts = <18 0x8>;
|
|
||||||
reg = <0x3>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
tbi0: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <0>;
|
cell-index = <0>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x24000 0x1000>;
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
phy-connection-type = "mii";
|
phy-connection-type = "mii";
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi0>;
|
tbi-handle = <&tbi0>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
|
sleep = <&pmc 0xc0000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-mdio";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
phy2: ethernet-phy@2 {
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
interrupts = <17 0x8>;
|
||||||
|
reg = <0x2>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
|
||||||
|
phy3: ethernet-phy@3 {
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
interrupts = <18 0x8>;
|
||||||
|
reg = <0x3>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
|
||||||
|
tbi0: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
phy-connection-type = "mii";
|
phy-connection-type = "mii";
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy3>;
|
phy-handle = <&phy3>;
|
||||||
|
sleep = <&pmc 0x30000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
@ -311,15 +341,7 @@
|
||||||
fsl,channel-fifo-len = <24>;
|
fsl,channel-fifo-len = <24>;
|
||||||
fsl,exec-units-mask = <0x9fe>;
|
fsl,exec-units-mask = <0x9fe>;
|
||||||
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
||||||
};
|
sleep = <&pmc 0x03000000>;
|
||||||
|
|
||||||
sdhci@2e000 {
|
|
||||||
compatible = "fsl,mpc8377-esdhc", "fsl,mpc8379-esdhc";
|
|
||||||
reg = <0x2e000 0x1000>;
|
|
||||||
interrupts = <42 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
/* Filled in by U-Boot */
|
|
||||||
clock-frequency = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@18000 {
|
sata@18000 {
|
||||||
|
@ -327,6 +349,7 @@
|
||||||
reg = <0x18000 0x1000>;
|
reg = <0x18000 0x1000>;
|
||||||
interrupts = <44 0x8>;
|
interrupts = <44 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x000000c0>;
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@19000 {
|
sata@19000 {
|
||||||
|
@ -334,6 +357,7 @@
|
||||||
reg = <0x19000 0x1000>;
|
reg = <0x19000 0x1000>;
|
||||||
interrupts = <45 0x8>;
|
interrupts = <45 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x00000030>;
|
||||||
};
|
};
|
||||||
|
|
||||||
/* IPIC
|
/* IPIC
|
||||||
|
@ -349,6 +373,13 @@
|
||||||
#interrupt-cells = <2>;
|
#interrupt-cells = <2>;
|
||||||
reg = <0x700 0x100>;
|
reg = <0x700 0x100>;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
pmc: power@b00 {
|
||||||
|
compatible = "fsl,mpc8377-pmc", "fsl,mpc8349-pmc";
|
||||||
|
reg = <0xb00 0x100 0xa00 0x100>;
|
||||||
|
interrupts = <80 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
pci0: pci@e0008500 {
|
pci0: pci@e0008500 {
|
||||||
|
@ -403,6 +434,7 @@
|
||||||
ranges = <0x02000000 0x0 0x90000000 0x90000000 0x0 0x10000000
|
ranges = <0x02000000 0x0 0x90000000 0x90000000 0x0 0x10000000
|
||||||
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
||||||
0x01000000 0x0 0x00000000 0xe0300000 0x0 0x00100000>;
|
0x01000000 0x0 0x00000000 0xe0300000 0x0 0x00100000>;
|
||||||
|
sleep = <&pmc 0x00010000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
#interrupt-cells = <1>;
|
#interrupt-cells = <1>;
|
||||||
#size-cells = <2>;
|
#size-cells = <2>;
|
||||||
|
@ -428,6 +460,7 @@
|
||||||
0 0 0 2 &ipic 1 8
|
0 0 0 2 &ipic 1 8
|
||||||
0 0 0 3 &ipic 1 8
|
0 0 0 3 &ipic 1 8
|
||||||
0 0 0 4 &ipic 1 8>;
|
0 0 0 4 &ipic 1 8>;
|
||||||
|
sleep = <&pmc 0x00300000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
|
|
||||||
pcie@0 {
|
pcie@0 {
|
||||||
|
@ -459,6 +492,7 @@
|
||||||
0 0 0 2 &ipic 2 8
|
0 0 0 2 &ipic 2 8
|
||||||
0 0 0 3 &ipic 2 8
|
0 0 0 3 &ipic 2 8
|
||||||
0 0 0 4 &ipic 2 8>;
|
0 0 0 4 &ipic 2 8>;
|
||||||
|
sleep = <&pmc 0x000c0000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
|
|
||||||
pcie@0 {
|
pcie@0 {
|
||||||
|
|
|
@ -127,6 +127,13 @@
|
||||||
gpio-controller;
|
gpio-controller;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sleep-nexus {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
compatible = "simple-bus";
|
||||||
|
sleep = <&pmc 0x0c000000>;
|
||||||
|
ranges;
|
||||||
|
|
||||||
i2c@3000 {
|
i2c@3000 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -161,6 +168,16 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sdhci@2e000 {
|
||||||
|
compatible = "fsl,mpc8377-esdhc", "fsl,mpc8379-esdhc";
|
||||||
|
reg = <0x2e000 0x1000>;
|
||||||
|
interrupts = <42 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
/* Filled in by U-Boot */
|
||||||
|
clock-frequency = <0>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
i2c@3100 {
|
i2c@3100 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -228,64 +245,76 @@
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
interrupts = <38 0x8>;
|
interrupts = <38 0x8>;
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
|
sleep = <&pmc 0x00c00000>;
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-mdio";
|
|
||||||
reg = <0x24520 0x20>;
|
|
||||||
phy2: ethernet-phy@2 {
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
interrupts = <17 0x8>;
|
|
||||||
reg = <0x2>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
tbi0: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <0>;
|
cell-index = <0>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x24000 0x1000>;
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
phy-connection-type = "mii";
|
phy-connection-type = "mii";
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi0>;
|
tbi-handle = <&tbi0>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
|
sleep = <&pmc 0xc0000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-mdio";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
phy2: ethernet-phy@2 {
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
interrupts = <17 0x8>;
|
||||||
|
reg = <0x2>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
|
||||||
|
tbi0: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
phy-connection-type = "mii";
|
phy-connection-type = "mii";
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
fixed-link = <1 1 1000 0 0>;
|
fixed-link = <1 1 1000 0 0>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
|
sleep = <&pmc 0x30000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
@ -318,15 +347,7 @@
|
||||||
fsl,channel-fifo-len = <24>;
|
fsl,channel-fifo-len = <24>;
|
||||||
fsl,exec-units-mask = <0x9fe>;
|
fsl,exec-units-mask = <0x9fe>;
|
||||||
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
||||||
};
|
sleep = <&pmc 0x03000000>;
|
||||||
|
|
||||||
sdhci@2e000 {
|
|
||||||
compatible = "fsl,mpc8377-esdhc", "fsl,mpc8379-esdhc";
|
|
||||||
reg = <0x2e000 0x1000>;
|
|
||||||
interrupts = <42 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
/* Filled in by U-Boot */
|
|
||||||
clock-frequency = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@18000 {
|
sata@18000 {
|
||||||
|
@ -334,6 +355,7 @@
|
||||||
reg = <0x18000 0x1000>;
|
reg = <0x18000 0x1000>;
|
||||||
interrupts = <44 0x8>;
|
interrupts = <44 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x000000c0>;
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@19000 {
|
sata@19000 {
|
||||||
|
@ -341,6 +363,7 @@
|
||||||
reg = <0x19000 0x1000>;
|
reg = <0x19000 0x1000>;
|
||||||
interrupts = <45 0x8>;
|
interrupts = <45 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x00000030>;
|
||||||
};
|
};
|
||||||
|
|
||||||
/* IPIC
|
/* IPIC
|
||||||
|
@ -356,6 +379,13 @@
|
||||||
#interrupt-cells = <2>;
|
#interrupt-cells = <2>;
|
||||||
reg = <0x700 0x100>;
|
reg = <0x700 0x100>;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
pmc: power@b00 {
|
||||||
|
compatible = "fsl,mpc8377-pmc", "fsl,mpc8349-pmc";
|
||||||
|
reg = <0xb00 0x100 0xa00 0x100>;
|
||||||
|
interrupts = <80 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
pci0: pci@e0008500 {
|
pci0: pci@e0008500 {
|
||||||
|
@ -381,6 +411,7 @@
|
||||||
ranges = <0x02000000 0x0 0x90000000 0x90000000 0x0 0x10000000
|
ranges = <0x02000000 0x0 0x90000000 0x90000000 0x0 0x10000000
|
||||||
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
||||||
0x01000000 0x0 0x00000000 0xe2000000 0x0 0x00100000>;
|
0x01000000 0x0 0x00000000 0xe2000000 0x0 0x00100000>;
|
||||||
|
sleep = <&pmc 0x00010000>;
|
||||||
clock-frequency = <66666666>;
|
clock-frequency = <66666666>;
|
||||||
#interrupt-cells = <1>;
|
#interrupt-cells = <1>;
|
||||||
#size-cells = <2>;
|
#size-cells = <2>;
|
||||||
|
@ -406,6 +437,7 @@
|
||||||
0 0 0 2 &ipic 1 8
|
0 0 0 2 &ipic 1 8
|
||||||
0 0 0 3 &ipic 1 8
|
0 0 0 3 &ipic 1 8
|
||||||
0 0 0 4 &ipic 1 8>;
|
0 0 0 4 &ipic 1 8>;
|
||||||
|
sleep = <&pmc 0x00300000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
|
|
||||||
pcie@0 {
|
pcie@0 {
|
||||||
|
@ -437,6 +469,7 @@
|
||||||
0 0 0 2 &ipic 2 8
|
0 0 0 2 &ipic 2 8
|
||||||
0 0 0 3 &ipic 2 8
|
0 0 0 3 &ipic 2 8
|
||||||
0 0 0 4 &ipic 2 8>;
|
0 0 0 4 &ipic 2 8>;
|
||||||
|
sleep = <&pmc 0x000c0000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
|
|
||||||
pcie@0 {
|
pcie@0 {
|
||||||
|
|
|
@ -129,6 +129,13 @@
|
||||||
reg = <0x200 0x100>;
|
reg = <0x200 0x100>;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sleep-nexus {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
compatible = "simple-bus";
|
||||||
|
sleep = <&pmc 0x0c000000>;
|
||||||
|
ranges;
|
||||||
|
|
||||||
i2c@3000 {
|
i2c@3000 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -147,6 +154,16 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sdhci@2e000 {
|
||||||
|
compatible = "fsl,mpc8378-esdhc", "fsl,mpc8379-esdhc";
|
||||||
|
reg = <0x2e000 0x1000>;
|
||||||
|
interrupts = <42 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
/* Filled in by U-Boot */
|
||||||
|
clock-frequency = <0>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
i2c@3100 {
|
i2c@3100 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -215,70 +232,83 @@
|
||||||
interrupts = <38 0x8>;
|
interrupts = <38 0x8>;
|
||||||
dr_mode = "host";
|
dr_mode = "host";
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
|
sleep = <&pmc 0x00c00000>;
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-mdio";
|
|
||||||
reg = <0x24520 0x20>;
|
|
||||||
phy2: ethernet-phy@2 {
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
interrupts = <17 0x8>;
|
|
||||||
reg = <0x2>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
phy3: ethernet-phy@3 {
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
interrupts = <18 0x8>;
|
|
||||||
reg = <0x3>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
tbi0: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <0>;
|
cell-index = <0>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x24000 0x1000>;
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
phy-connection-type = "mii";
|
phy-connection-type = "mii";
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi0>;
|
tbi-handle = <&tbi0>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
|
sleep = <&pmc 0xc0000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-mdio";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
phy2: ethernet-phy@2 {
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
interrupts = <17 0x8>;
|
||||||
|
reg = <0x2>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
|
||||||
|
phy3: ethernet-phy@3 {
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
interrupts = <18 0x8>;
|
||||||
|
reg = <0x3>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
|
||||||
|
tbi0: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
phy-connection-type = "mii";
|
phy-connection-type = "mii";
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy3>;
|
phy-handle = <&phy3>;
|
||||||
|
sleep = <&pmc 0x30000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
@ -311,15 +341,7 @@
|
||||||
fsl,channel-fifo-len = <24>;
|
fsl,channel-fifo-len = <24>;
|
||||||
fsl,exec-units-mask = <0x9fe>;
|
fsl,exec-units-mask = <0x9fe>;
|
||||||
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
||||||
};
|
sleep = <&pmc 0x03000000>;
|
||||||
|
|
||||||
sdhci@2e000 {
|
|
||||||
compatible = "fsl,mpc8378-esdhc", "fsl,mpc8379-esdhc";
|
|
||||||
reg = <0x2e000 0x1000>;
|
|
||||||
interrupts = <42 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
/* Filled in by U-Boot */
|
|
||||||
clock-frequency = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
/* IPIC
|
/* IPIC
|
||||||
|
@ -335,6 +357,13 @@
|
||||||
#interrupt-cells = <2>;
|
#interrupt-cells = <2>;
|
||||||
reg = <0x700 0x100>;
|
reg = <0x700 0x100>;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
pmc: power@b00 {
|
||||||
|
compatible = "fsl,mpc8378-pmc", "fsl,mpc8349-pmc";
|
||||||
|
reg = <0xb00 0x100 0xa00 0x100>;
|
||||||
|
interrupts = <80 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
pci0: pci@e0008500 {
|
pci0: pci@e0008500 {
|
||||||
|
@ -390,6 +419,7 @@
|
||||||
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
||||||
0x01000000 0x0 0x00000000 0xe0300000 0x0 0x00100000>;
|
0x01000000 0x0 0x00000000 0xe0300000 0x0 0x00100000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
|
sleep = <&pmc 0x00010000>;
|
||||||
#interrupt-cells = <1>;
|
#interrupt-cells = <1>;
|
||||||
#size-cells = <2>;
|
#size-cells = <2>;
|
||||||
#address-cells = <3>;
|
#address-cells = <3>;
|
||||||
|
@ -414,6 +444,7 @@
|
||||||
0 0 0 2 &ipic 1 8
|
0 0 0 2 &ipic 1 8
|
||||||
0 0 0 3 &ipic 1 8
|
0 0 0 3 &ipic 1 8
|
||||||
0 0 0 4 &ipic 1 8>;
|
0 0 0 4 &ipic 1 8>;
|
||||||
|
sleep = <&pmc 0x00300000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
|
|
||||||
pcie@0 {
|
pcie@0 {
|
||||||
|
@ -445,6 +476,7 @@
|
||||||
0 0 0 2 &ipic 2 8
|
0 0 0 2 &ipic 2 8
|
||||||
0 0 0 3 &ipic 2 8
|
0 0 0 3 &ipic 2 8
|
||||||
0 0 0 4 &ipic 2 8>;
|
0 0 0 4 &ipic 2 8>;
|
||||||
|
sleep = <&pmc 0x000c0000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
|
|
||||||
pcie@0 {
|
pcie@0 {
|
||||||
|
|
|
@ -127,6 +127,13 @@
|
||||||
gpio-controller;
|
gpio-controller;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sleep-nexus {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
compatible = "simple-bus";
|
||||||
|
sleep = <&pmc 0x0c000000>;
|
||||||
|
ranges;
|
||||||
|
|
||||||
i2c@3000 {
|
i2c@3000 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -161,6 +168,16 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sdhci@2e000 {
|
||||||
|
compatible = "fsl,mpc8378-esdhc", "fsl,mpc8379-esdhc";
|
||||||
|
reg = <0x2e000 0x1000>;
|
||||||
|
interrupts = <42 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
/* Filled in by U-Boot */
|
||||||
|
clock-frequency = <0>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
i2c@3100 {
|
i2c@3100 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -228,62 +245,76 @@
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
interrupts = <38 0x8>;
|
interrupts = <38 0x8>;
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
|
sleep = <&pmc 0x00c00000>;
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
|
phy-connection-type = "mii";
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy2>;
|
||||||
|
sleep = <&pmc 0xc0000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy2: ethernet-phy@2 {
|
phy2: ethernet-phy@2 {
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
interrupts = <17 0x8>;
|
interrupts = <17 0x8>;
|
||||||
reg = <0x2>;
|
reg = <0x2>;
|
||||||
device_type = "ethernet-phy";
|
device_type = "ethernet-phy";
|
||||||
};
|
};
|
||||||
|
|
||||||
tbi0: tbi-phy@11 {
|
tbi0: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
|
phy-connection-type = "mii";
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
fixed-link = <1 1 1000 0 0>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
sleep = <&pmc 0x30000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
|
||||||
phy-connection-type = "mii";
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
phy-handle = <&phy2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
|
||||||
phy-connection-type = "mii";
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
fixed-link = <1 1 1000 0 0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
@ -316,15 +347,7 @@
|
||||||
fsl,channel-fifo-len = <24>;
|
fsl,channel-fifo-len = <24>;
|
||||||
fsl,exec-units-mask = <0x9fe>;
|
fsl,exec-units-mask = <0x9fe>;
|
||||||
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
||||||
};
|
sleep = <&pmc 0x03000000>;
|
||||||
|
|
||||||
sdhci@2e000 {
|
|
||||||
compatible = "fsl,mpc8378-esdhc", "fsl,mpc8379-esdhc";
|
|
||||||
reg = <0x2e000 0x1000>;
|
|
||||||
interrupts = <42 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
/* Filled in by U-Boot */
|
|
||||||
clock-frequency = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
/* IPIC
|
/* IPIC
|
||||||
|
@ -340,6 +363,13 @@
|
||||||
#interrupt-cells = <2>;
|
#interrupt-cells = <2>;
|
||||||
reg = <0x700 0x100>;
|
reg = <0x700 0x100>;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
pmc: power@b00 {
|
||||||
|
compatible = "fsl,mpc8378-pmc", "fsl,mpc8349-pmc";
|
||||||
|
reg = <0xb00 0x100 0xa00 0x100>;
|
||||||
|
interrupts = <80 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
pci0: pci@e0008500 {
|
pci0: pci@e0008500 {
|
||||||
|
@ -365,6 +395,7 @@
|
||||||
ranges = <0x02000000 0x0 0x90000000 0x90000000 0x0 0x10000000
|
ranges = <0x02000000 0x0 0x90000000 0x90000000 0x0 0x10000000
|
||||||
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
||||||
0x01000000 0x0 0x00000000 0xe2000000 0x0 0x00100000>;
|
0x01000000 0x0 0x00000000 0xe2000000 0x0 0x00100000>;
|
||||||
|
sleep = <&pmc 0x00010000>;
|
||||||
clock-frequency = <66666666>;
|
clock-frequency = <66666666>;
|
||||||
#interrupt-cells = <1>;
|
#interrupt-cells = <1>;
|
||||||
#size-cells = <2>;
|
#size-cells = <2>;
|
||||||
|
@ -390,6 +421,7 @@
|
||||||
0 0 0 2 &ipic 1 8
|
0 0 0 2 &ipic 1 8
|
||||||
0 0 0 3 &ipic 1 8
|
0 0 0 3 &ipic 1 8
|
||||||
0 0 0 4 &ipic 1 8>;
|
0 0 0 4 &ipic 1 8>;
|
||||||
|
sleep = <&pmc 0x00300000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
|
|
||||||
pcie@0 {
|
pcie@0 {
|
||||||
|
@ -421,6 +453,7 @@
|
||||||
0 0 0 2 &ipic 2 8
|
0 0 0 2 &ipic 2 8
|
||||||
0 0 0 3 &ipic 2 8
|
0 0 0 3 &ipic 2 8
|
||||||
0 0 0 4 &ipic 2 8>;
|
0 0 0 4 &ipic 2 8>;
|
||||||
|
sleep = <&pmc 0x000c0000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
|
|
||||||
pcie@0 {
|
pcie@0 {
|
||||||
|
|
|
@ -127,6 +127,13 @@
|
||||||
reg = <0x200 0x100>;
|
reg = <0x200 0x100>;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sleep-nexus {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
compatible = "simple-bus";
|
||||||
|
sleep = <&pmc 0x0c000000>;
|
||||||
|
ranges;
|
||||||
|
|
||||||
i2c@3000 {
|
i2c@3000 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -145,6 +152,16 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sdhci@2e000 {
|
||||||
|
compatible = "fsl,mpc8379-esdhc";
|
||||||
|
reg = <0x2e000 0x1000>;
|
||||||
|
interrupts = <42 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
/* Filled in by U-Boot */
|
||||||
|
clock-frequency = <0>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
i2c@3100 {
|
i2c@3100 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -213,69 +230,83 @@
|
||||||
interrupts = <38 0x8>;
|
interrupts = <38 0x8>;
|
||||||
dr_mode = "host";
|
dr_mode = "host";
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
};
|
sleep = <&pmc 0x00c00000>;
|
||||||
|
|
||||||
mdio@24520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-mdio";
|
|
||||||
reg = <0x24520 0x20>;
|
|
||||||
phy2: ethernet-phy@2 {
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
interrupts = <17 0x8>;
|
|
||||||
reg = <0x2>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
phy3: ethernet-phy@3 {
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
interrupts = <18 0x8>;
|
|
||||||
reg = <0x3>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
tbi0: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <0>;
|
cell-index = <0>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x24000 0x1000>;
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
phy-connection-type = "mii";
|
phy-connection-type = "mii";
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi0>;
|
tbi-handle = <&tbi0>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
|
sleep = <&pmc 0xc0000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-mdio";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
phy2: ethernet-phy@2 {
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
interrupts = <17 0x8>;
|
||||||
|
reg = <0x2>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
|
||||||
|
phy3: ethernet-phy@3 {
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
interrupts = <18 0x8>;
|
||||||
|
reg = <0x3>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
|
||||||
|
tbi0: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
phy-connection-type = "mii";
|
phy-connection-type = "mii";
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy3>;
|
phy-handle = <&phy3>;
|
||||||
|
sleep = <&pmc 0x30000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
@ -308,15 +339,7 @@
|
||||||
fsl,channel-fifo-len = <24>;
|
fsl,channel-fifo-len = <24>;
|
||||||
fsl,exec-units-mask = <0x9fe>;
|
fsl,exec-units-mask = <0x9fe>;
|
||||||
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
||||||
};
|
sleep = <&pmc 0x03000000>;
|
||||||
|
|
||||||
sdhci@2e000 {
|
|
||||||
compatible = "fsl,mpc8379-esdhc";
|
|
||||||
reg = <0x2e000 0x1000>;
|
|
||||||
interrupts = <42 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
/* Filled in by U-Boot */
|
|
||||||
clock-frequency = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@18000 {
|
sata@18000 {
|
||||||
|
@ -324,6 +347,7 @@
|
||||||
reg = <0x18000 0x1000>;
|
reg = <0x18000 0x1000>;
|
||||||
interrupts = <44 0x8>;
|
interrupts = <44 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x000000c0>;
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@19000 {
|
sata@19000 {
|
||||||
|
@ -331,6 +355,7 @@
|
||||||
reg = <0x19000 0x1000>;
|
reg = <0x19000 0x1000>;
|
||||||
interrupts = <45 0x8>;
|
interrupts = <45 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x00000030>;
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@1a000 {
|
sata@1a000 {
|
||||||
|
@ -338,6 +363,7 @@
|
||||||
reg = <0x1a000 0x1000>;
|
reg = <0x1a000 0x1000>;
|
||||||
interrupts = <46 0x8>;
|
interrupts = <46 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x0000000c>;
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@1b000 {
|
sata@1b000 {
|
||||||
|
@ -345,6 +371,7 @@
|
||||||
reg = <0x1b000 0x1000>;
|
reg = <0x1b000 0x1000>;
|
||||||
interrupts = <47 0x8>;
|
interrupts = <47 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x00000003>;
|
||||||
};
|
};
|
||||||
|
|
||||||
/* IPIC
|
/* IPIC
|
||||||
|
@ -360,6 +387,13 @@
|
||||||
#interrupt-cells = <2>;
|
#interrupt-cells = <2>;
|
||||||
reg = <0x700 0x100>;
|
reg = <0x700 0x100>;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
pmc: power@b00 {
|
||||||
|
compatible = "fsl,mpc8379-pmc", "fsl,mpc8349-pmc";
|
||||||
|
reg = <0xb00 0x100 0xa00 0x100>;
|
||||||
|
interrupts = <80 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
pci0: pci@e0008500 {
|
pci0: pci@e0008500 {
|
||||||
|
@ -414,6 +448,7 @@
|
||||||
ranges = <0x02000000 0x0 0x90000000 0x90000000 0x0 0x10000000
|
ranges = <0x02000000 0x0 0x90000000 0x90000000 0x0 0x10000000
|
||||||
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
||||||
0x01000000 0x0 0x00000000 0xe0300000 0x0 0x00100000>;
|
0x01000000 0x0 0x00000000 0xe0300000 0x0 0x00100000>;
|
||||||
|
sleep = <&pmc 0x00010000>;
|
||||||
clock-frequency = <0>;
|
clock-frequency = <0>;
|
||||||
#interrupt-cells = <1>;
|
#interrupt-cells = <1>;
|
||||||
#size-cells = <2>;
|
#size-cells = <2>;
|
||||||
|
|
|
@ -125,6 +125,13 @@
|
||||||
gpio-controller;
|
gpio-controller;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sleep-nexus {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
compatible = "simple-bus";
|
||||||
|
sleep = <&pmc 0x0c000000>;
|
||||||
|
ranges;
|
||||||
|
|
||||||
i2c@3000 {
|
i2c@3000 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -159,6 +166,16 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
sdhci@2e000 {
|
||||||
|
compatible = "fsl,mpc8379-esdhc";
|
||||||
|
reg = <0x2e000 0x1000>;
|
||||||
|
interrupts = <42 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
/* Filled in by U-Boot */
|
||||||
|
clock-frequency = <0>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
i2c@3100 {
|
i2c@3100 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
@ -226,63 +243,76 @@
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
interrupts = <38 0x8>;
|
interrupts = <38 0x8>;
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
};
|
sleep = <&pmc 0x00c00000>;
|
||||||
|
|
||||||
mdio@24520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-mdio";
|
|
||||||
reg = <0x24520 0x20>;
|
|
||||||
phy2: ethernet-phy@2 {
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
interrupts = <17 0x8>;
|
|
||||||
reg = <0x2>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
tbi0: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <0>;
|
cell-index = <0>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x24000 0x1000>;
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
phy-connection-type = "mii";
|
phy-connection-type = "mii";
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi0>;
|
tbi-handle = <&tbi0>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
|
sleep = <&pmc 0xc0000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-mdio";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
phy2: ethernet-phy@2 {
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
interrupts = <17 0x8>;
|
||||||
|
reg = <0x2>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
|
||||||
|
tbi0: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
phy-connection-type = "mii";
|
phy-connection-type = "mii";
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
fixed-link = <1 1 1000 0 0>;
|
fixed-link = <1 1 1000 0 0>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
|
sleep = <&pmc 0x30000000>;
|
||||||
|
fsl,magic-packet;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
@ -315,15 +345,7 @@
|
||||||
fsl,channel-fifo-len = <24>;
|
fsl,channel-fifo-len = <24>;
|
||||||
fsl,exec-units-mask = <0x9fe>;
|
fsl,exec-units-mask = <0x9fe>;
|
||||||
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
fsl,descriptor-types-mask = <0x3ab0ebf>;
|
||||||
};
|
sleep = <&pmc 0x03000000>;
|
||||||
|
|
||||||
sdhci@2e000 {
|
|
||||||
compatible = "fsl,mpc8379-esdhc";
|
|
||||||
reg = <0x2e000 0x1000>;
|
|
||||||
interrupts = <42 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
/* Filled in by U-Boot */
|
|
||||||
clock-frequency = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@18000 {
|
sata@18000 {
|
||||||
|
@ -331,6 +353,7 @@
|
||||||
reg = <0x18000 0x1000>;
|
reg = <0x18000 0x1000>;
|
||||||
interrupts = <44 0x8>;
|
interrupts = <44 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x000000c0>;
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@19000 {
|
sata@19000 {
|
||||||
|
@ -338,6 +361,7 @@
|
||||||
reg = <0x19000 0x1000>;
|
reg = <0x19000 0x1000>;
|
||||||
interrupts = <45 0x8>;
|
interrupts = <45 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x00000030>;
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@1a000 {
|
sata@1a000 {
|
||||||
|
@ -345,6 +369,7 @@
|
||||||
reg = <0x1a000 0x1000>;
|
reg = <0x1a000 0x1000>;
|
||||||
interrupts = <46 0x8>;
|
interrupts = <46 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x0000000c>;
|
||||||
};
|
};
|
||||||
|
|
||||||
sata@1b000 {
|
sata@1b000 {
|
||||||
|
@ -352,6 +377,7 @@
|
||||||
reg = <0x1b000 0x1000>;
|
reg = <0x1b000 0x1000>;
|
||||||
interrupts = <47 0x8>;
|
interrupts = <47 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
sleep = <&pmc 0x00000003>;
|
||||||
};
|
};
|
||||||
|
|
||||||
/* IPIC
|
/* IPIC
|
||||||
|
@ -367,6 +393,13 @@
|
||||||
#interrupt-cells = <2>;
|
#interrupt-cells = <2>;
|
||||||
reg = <0x700 0x100>;
|
reg = <0x700 0x100>;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
pmc: power@b00 {
|
||||||
|
compatible = "fsl,mpc8379-pmc", "fsl,mpc8349-pmc";
|
||||||
|
reg = <0xb00 0x100 0xa00 0x100>;
|
||||||
|
interrupts = <80 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
pci0: pci@e0008500 {
|
pci0: pci@e0008500 {
|
||||||
|
@ -392,6 +425,7 @@
|
||||||
ranges = <0x02000000 0x0 0x90000000 0x90000000 0x0 0x10000000
|
ranges = <0x02000000 0x0 0x90000000 0x90000000 0x0 0x10000000
|
||||||
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
0x42000000 0x0 0x80000000 0x80000000 0x0 0x10000000
|
||||||
0x01000000 0x0 0x00000000 0xe2000000 0x0 0x00100000>;
|
0x01000000 0x0 0x00000000 0xe2000000 0x0 0x00100000>;
|
||||||
|
sleep = <&pmc 0x00010000>;
|
||||||
clock-frequency = <66666666>;
|
clock-frequency = <66666666>;
|
||||||
#interrupt-cells = <1>;
|
#interrupt-cells = <1>;
|
||||||
#size-cells = <2>;
|
#size-cells = <2>;
|
||||||
|
|
|
@ -137,42 +137,6 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-mdio";
|
|
||||||
reg = <0x24520 0x20>;
|
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
interrupts = <10 0x1>;
|
|
||||||
reg = <0>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
phy1: ethernet-phy@1 {
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
interrupts = <10 0x1>;
|
|
||||||
reg = <1>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
tbi0: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@26520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x26520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
usb@22000 {
|
usb@22000 {
|
||||||
compatible = "fsl,mpc8536-usb2-mph", "fsl-usb2-mph";
|
compatible = "fsl,mpc8536-usb2-mph", "fsl-usb2-mph";
|
||||||
reg = <0x22000 0x1000>;
|
reg = <0x22000 0x1000>;
|
||||||
|
@ -194,31 +158,73 @@
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <0>;
|
cell-index = <0>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x24000 0x1000>;
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <29 2 30 2 34 2>;
|
interrupts = <29 2 30 2 34 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi0>;
|
tbi-handle = <&tbi0>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-mdio";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
phy0: ethernet-phy@0 {
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <10 0x1>;
|
||||||
|
reg = <0>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
phy1: ethernet-phy@1 {
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <10 0x1>;
|
||||||
|
reg = <1>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
tbi0: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@26000 {
|
enet1: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x26000 0x1000>;
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <31 2 32 2 33 2>;
|
interrupts = <31 2 32 2 33 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy0>;
|
phy-handle = <&phy0>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
usb@2b000 {
|
usb@2b000 {
|
||||||
|
|
|
@ -126,11 +126,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -155,68 +170,62 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@26520 {
|
enet2: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <2>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "FEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <41 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi2>;
|
||||||
|
phy-handle = <&phy3>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x26520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi2: tbi-phy@11 {
|
tbi2: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet2: ethernet@26000 {
|
|
||||||
cell-index = <2>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "FEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x26000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <41 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi2>;
|
|
||||||
phy-handle = <&phy3>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -126,11 +126,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -149,43 +164,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -98,44 +98,6 @@
|
||||||
dfsrr;
|
dfsrr;
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-mdio";
|
|
||||||
reg = <0x24520 0x20>;
|
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
interrupts = <10 1>;
|
|
||||||
reg = <0x0>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
phy1: ethernet-phy@1 {
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
interrupts = <10 1>;
|
|
||||||
reg = <0x1>;
|
|
||||||
device_type = "ethernet-phy";
|
|
||||||
};
|
|
||||||
|
|
||||||
tbi0: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@26520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x26520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
|
|
||||||
dma@21300 {
|
dma@21300 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <1>;
|
#size-cells = <1>;
|
||||||
|
@ -178,31 +140,74 @@
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <0>;
|
cell-index = <0>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x24000 0x1000>;
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <29 2 30 2 34 2>;
|
interrupts = <29 2 30 2 34 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
phy-handle = <&phy0>;
|
phy-handle = <&phy0>;
|
||||||
tbi-handle = <&tbi0>;
|
tbi-handle = <&tbi0>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-mdio";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
phy0: ethernet-phy@0 {
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <10 1>;
|
||||||
|
reg = <0x0>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
phy1: ethernet-phy@1 {
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <10 1>;
|
||||||
|
reg = <0x1>;
|
||||||
|
device_type = "ethernet-phy";
|
||||||
|
};
|
||||||
|
|
||||||
|
tbi0: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@26000 {
|
enet1: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x26000 0x1000>;
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <31 2 32 2 33 2>;
|
interrupts = <31 2 32 2 33 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -142,11 +142,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -177,94 +192,91 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@26520 {
|
/* eTSEC 3/4 are currently broken
|
||||||
|
enet2: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <2>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <31 2 32 2 33 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi2>;
|
||||||
|
phy-handle = <&phy2>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x26520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi2: tbi-phy@11 {
|
tbi2: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@27520 {
|
enet3: ethernet@27000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <3>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x27000 0x1000>;
|
||||||
|
ranges = <0x0 0x27000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <37 2 38 2 39 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi3>;
|
||||||
|
phy-handle = <&phy3>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x27520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi3: tbi-phy@11 {
|
tbi3: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
|
||||||
|
|
||||||
/* eTSEC 3/4 are currently broken
|
|
||||||
enet2: ethernet@26000 {
|
|
||||||
cell-index = <2>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x26000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <31 2 32 2 33 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi2>;
|
|
||||||
phy-handle = <&phy2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet3: ethernet@27000 {
|
|
||||||
cell-index = <3>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x27000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <37 2 38 2 39 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi3>;
|
|
||||||
phy-handle = <&phy3>;
|
|
||||||
};
|
};
|
||||||
*/
|
*/
|
||||||
|
|
||||||
|
|
|
@ -126,11 +126,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -149,43 +164,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -115,11 +115,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -150,43 +165,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
mpic: pic@40000 {
|
mpic: pic@40000 {
|
||||||
|
|
|
@ -149,11 +149,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy2>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@7 {
|
phy0: ethernet-phy@7 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -184,43 +199,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy3>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy3>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -312,11 +312,27 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -344,97 +360,93 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@26520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x26520 0x20>;
|
|
||||||
|
|
||||||
tbi2: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@27520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x27520 0x20>;
|
|
||||||
|
|
||||||
tbi3: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
phy-connection-type = "rgmii-id";
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 2 36 2 40 2>;
|
interrupts = <35 2 36 2 40 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet2: ethernet@26000 {
|
enet2: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <2>;
|
cell-index = <2>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x26000 0x1000>;
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <31 2 32 2 33 2>;
|
interrupts = <31 2 32 2 33 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi2>;
|
tbi-handle = <&tbi2>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi2: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet3: ethernet@27000 {
|
enet3: ethernet@27000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <3>;
|
cell-index = <3>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x27000 0x1000>;
|
reg = <0x27000 0x1000>;
|
||||||
|
ranges = <0x0 0x27000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <37 2 38 2 39 2>;
|
interrupts = <37 2 38 2 39 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi3>;
|
tbi-handle = <&tbi3>;
|
||||||
phy-handle = <&phy3>;
|
phy-handle = <&phy3>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi3: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -312,11 +312,27 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -344,97 +360,93 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@26520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x26520 0x20>;
|
|
||||||
|
|
||||||
tbi2: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@27520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x27520 0x20>;
|
|
||||||
|
|
||||||
tbi3: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
phy-connection-type = "rgmii-id";
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 2 36 2 40 2>;
|
interrupts = <35 2 36 2 40 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet2: ethernet@26000 {
|
enet2: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <2>;
|
cell-index = <2>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x26000 0x1000>;
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <31 2 32 2 33 2>;
|
interrupts = <31 2 32 2 33 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi2>;
|
tbi-handle = <&tbi2>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi2: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet3: ethernet@27000 {
|
enet3: ethernet@27000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <3>;
|
cell-index = <3>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "eTSEC";
|
model = "eTSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x27000 0x1000>;
|
reg = <0x27000 0x1000>;
|
||||||
|
ranges = <0x0 0x27000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <37 2 38 2 39 2>;
|
interrupts = <37 2 38 2 39 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi3>;
|
tbi-handle = <&tbi3>;
|
||||||
phy-handle = <&phy3>;
|
phy-handle = <&phy3>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi3: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -148,11 +148,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -165,18 +180,6 @@
|
||||||
reg = <0x1>;
|
reg = <0x1>;
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
phy-connection-type = "rgmii-id";
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
|
|
@ -180,11 +180,27 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
phy0: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -215,98 +231,93 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@26520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x26520 0x20>;
|
|
||||||
|
|
||||||
tbi2: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@27520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x27520 0x20>;
|
|
||||||
|
|
||||||
tbi3: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
phy-connection-type = "rgmii-id";
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 2 36 2 40 2>;
|
interrupts = <35 2 36 2 40 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet2: ethernet@26000 {
|
enet2: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <2>;
|
cell-index = <2>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x26000 0x1000>;
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <31 2 32 2 33 2>;
|
interrupts = <31 2 32 2 33 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi2>;
|
tbi-handle = <&tbi2>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi2: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet3: ethernet@27000 {
|
enet3: ethernet@27000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <3>;
|
cell-index = <3>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x27000 0x1000>;
|
reg = <0x27000 0x1000>;
|
||||||
|
ranges = <0x0 0x27000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <37 2 38 2 39 2>;
|
interrupts = <37 2 38 2 39 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi3>;
|
tbi-handle = <&tbi3>;
|
||||||
phy-handle = <&phy3>;
|
phy-handle = <&phy3>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi3: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -159,11 +159,27 @@
|
||||||
phy_type = "ulpi";
|
phy_type = "ulpi";
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <32 0x8 33 0x8 34 0x8>;
|
||||||
|
interrupt-parent = <&ipic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
linux,network-index = <0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@19 {
|
phy0: ethernet-phy@19 {
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
|
@ -171,56 +187,48 @@
|
||||||
reg = <0x19>;
|
reg = <0x19>;
|
||||||
device_type = "ethernet-phy";
|
device_type = "ethernet-phy";
|
||||||
};
|
};
|
||||||
|
|
||||||
phy1: ethernet-phy@1a {
|
phy1: ethernet-phy@1a {
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
interrupts = <21 0x8>;
|
interrupts = <21 0x8>;
|
||||||
reg = <0x1a>;
|
reg = <0x1a>;
|
||||||
device_type = "ethernet-phy";
|
device_type = "ethernet-phy";
|
||||||
};
|
};
|
||||||
|
|
||||||
tbi0: tbi-phy@11 {
|
tbi0: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <32 0x8 33 0x8 34 0x8>;
|
|
||||||
interrupt-parent = <&ipic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
linux,network-index = <0>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 0x8 36 0x8 37 0x8>;
|
interrupts = <35 0x8 36 0x8 37 0x8>;
|
||||||
interrupt-parent = <&ipic>;
|
interrupt-parent = <&ipic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
linux,network-index = <1>;
|
linux,network-index = <1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -234,11 +234,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@19 {
|
phy0: ethernet-phy@19 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -257,43 +272,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <0x23 0x2 0x24 0x2 0x28 0x2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <0x23 0x2 0x24 0x2 0x28 0x2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -139,11 +139,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
phy0: ethernet-phy@19 {
|
phy0: ethernet-phy@19 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
interrupts = <0x6 0x1>;
|
interrupts = <0x6 0x1>;
|
||||||
|
@ -173,43 +188,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <0x23 0x2 0x24 0x2 0x28 0x2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <0x1d 0x2 0x1e 0x2 0x22 0x2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <0x23 0x2 0x24 0x2 0x28 0x2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
mpic: pic@40000 {
|
mpic: pic@40000 {
|
||||||
|
|
|
@ -192,11 +192,27 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy0: ethernet-phy@1f {
|
phy0: ethernet-phy@1f {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -227,97 +243,93 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x25520 0x20>;
|
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@26520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x26520 0x20>;
|
|
||||||
|
|
||||||
tbi2: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
mdio@27520 {
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
compatible = "fsl,gianfar-tbi";
|
|
||||||
reg = <0x27520 0x20>;
|
|
||||||
|
|
||||||
tbi3: tbi-phy@11 {
|
|
||||||
reg = <0x11>;
|
|
||||||
device_type = "tbi-phy";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy0>;
|
|
||||||
phy-connection-type = "rgmii-id";
|
|
||||||
};
|
};
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <1>;
|
cell-index = <1>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x25000 0x1000>;
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <35 2 36 2 40 2>;
|
interrupts = <35 2 36 2 40 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi1>;
|
tbi-handle = <&tbi1>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet2: ethernet@26000 {
|
enet2: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <2>;
|
cell-index = <2>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x26000 0x1000>;
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <31 2 32 2 33 2>;
|
interrupts = <31 2 32 2 33 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi2>;
|
tbi-handle = <&tbi2>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi2: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet3: ethernet@27000 {
|
enet3: ethernet@27000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
cell-index = <3>;
|
cell-index = <3>;
|
||||||
device_type = "network";
|
device_type = "network";
|
||||||
model = "TSEC";
|
model = "TSEC";
|
||||||
compatible = "gianfar";
|
compatible = "gianfar";
|
||||||
reg = <0x27000 0x1000>;
|
reg = <0x27000 0x1000>;
|
||||||
|
ranges = <0x0 0x27000 0x1000>;
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
interrupts = <37 2 38 2 39 2>;
|
interrupts = <37 2 38 2 39 2>;
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
tbi-handle = <&tbi3>;
|
tbi-handle = <&tbi3>;
|
||||||
phy-handle = <&phy3>;
|
phy-handle = <&phy3>;
|
||||||
phy-connection-type = "rgmii-id";
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi3: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
device_type = "tbi-phy";
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -0,0 +1,338 @@
|
||||||
|
/*
|
||||||
|
* Device Tree Source for the Socrates board (MPC8544).
|
||||||
|
*
|
||||||
|
* Copyright (c) 2008 Emcraft Systems.
|
||||||
|
* Sergei Poselenov, <sposelenov@emcraft.com>
|
||||||
|
*
|
||||||
|
* This program is free software; you can redistribute it and/or modify it
|
||||||
|
* under the terms of the GNU General Public License as published by the
|
||||||
|
* Free Software Foundation; either version 2 of the License, or (at your
|
||||||
|
* option) any later version.
|
||||||
|
*/
|
||||||
|
|
||||||
|
/dts-v1/;
|
||||||
|
|
||||||
|
/ {
|
||||||
|
model = "abb,socrates";
|
||||||
|
compatible = "abb,socrates";
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
|
||||||
|
aliases {
|
||||||
|
ethernet0 = &enet0;
|
||||||
|
ethernet1 = &enet1;
|
||||||
|
serial0 = &serial0;
|
||||||
|
serial1 = &serial1;
|
||||||
|
pci0 = &pci0;
|
||||||
|
};
|
||||||
|
|
||||||
|
cpus {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
|
||||||
|
PowerPC,8544@0 {
|
||||||
|
device_type = "cpu";
|
||||||
|
reg = <0>;
|
||||||
|
d-cache-line-size = <32>;
|
||||||
|
i-cache-line-size = <32>;
|
||||||
|
d-cache-size = <0x8000>; // L1, 32K
|
||||||
|
i-cache-size = <0x8000>; // L1, 32K
|
||||||
|
timebase-frequency = <0>;
|
||||||
|
bus-frequency = <0>;
|
||||||
|
clock-frequency = <0>;
|
||||||
|
next-level-cache = <&L2>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
memory {
|
||||||
|
device_type = "memory";
|
||||||
|
reg = <0x00000000 0x00000000>; // Filled in by U-Boot
|
||||||
|
};
|
||||||
|
|
||||||
|
soc8544@e0000000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
|
||||||
|
ranges = <0x00000000 0xe0000000 0x00100000>;
|
||||||
|
reg = <0xe0000000 0x00001000>; // CCSRBAR 1M
|
||||||
|
bus-frequency = <0>; // Filled in by U-Boot
|
||||||
|
compatible = "fsl,mpc8544-immr", "simple-bus";
|
||||||
|
|
||||||
|
memory-controller@2000 {
|
||||||
|
compatible = "fsl,mpc8544-memory-controller";
|
||||||
|
reg = <0x2000 0x1000>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <18 2>;
|
||||||
|
};
|
||||||
|
|
||||||
|
L2: l2-cache-controller@20000 {
|
||||||
|
compatible = "fsl,mpc8544-l2-cache-controller";
|
||||||
|
reg = <0x20000 0x1000>;
|
||||||
|
cache-line-size = <32>;
|
||||||
|
cache-size = <0x40000>; // L2, 256K
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <16 2>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c@3000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
cell-index = <0>;
|
||||||
|
compatible = "fsl-i2c";
|
||||||
|
reg = <0x3000 0x100>;
|
||||||
|
interrupts = <43 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
dfsrr;
|
||||||
|
|
||||||
|
dtt@28 {
|
||||||
|
compatible = "winbond,w83782d";
|
||||||
|
reg = <0x28>;
|
||||||
|
};
|
||||||
|
rtc@32 {
|
||||||
|
compatible = "epson,rx8025";
|
||||||
|
reg = <0x32>;
|
||||||
|
interrupts = <7 1>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
};
|
||||||
|
dtt@4c {
|
||||||
|
compatible = "dallas,ds75";
|
||||||
|
reg = <0x4c>;
|
||||||
|
};
|
||||||
|
ts@4a {
|
||||||
|
compatible = "ti,tsc2003";
|
||||||
|
reg = <0x4a>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <8 1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c@3100 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
cell-index = <1>;
|
||||||
|
compatible = "fsl-i2c";
|
||||||
|
reg = <0x3100 0x100>;
|
||||||
|
interrupts = <43 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
dfsrr;
|
||||||
|
};
|
||||||
|
|
||||||
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
phy-handle = <&phy0>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-mdio";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
phy0: ethernet-phy@0 {
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <0 1>;
|
||||||
|
reg = <0>;
|
||||||
|
};
|
||||||
|
phy1: ethernet-phy@1 {
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <0 1>;
|
||||||
|
reg = <1>;
|
||||||
|
};
|
||||||
|
tbi0: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
enet1: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <31 2 32 2 33 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-connection-type = "rgmii-id";
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "fsl,gianfar-tbi";
|
||||||
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
|
tbi1: tbi-phy@11 {
|
||||||
|
reg = <0x11>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
serial0: serial@4500 {
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "serial";
|
||||||
|
compatible = "ns16550";
|
||||||
|
reg = <0x4500 0x100>;
|
||||||
|
clock-frequency = <0>;
|
||||||
|
interrupts = <42 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
};
|
||||||
|
|
||||||
|
serial1: serial@4600 {
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "serial";
|
||||||
|
compatible = "ns16550";
|
||||||
|
reg = <0x4600 0x100>;
|
||||||
|
clock-frequency = <0>;
|
||||||
|
interrupts = <42 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
};
|
||||||
|
|
||||||
|
global-utilities@e0000 { //global utilities block
|
||||||
|
compatible = "fsl,mpc8548-guts";
|
||||||
|
reg = <0xe0000 0x1000>;
|
||||||
|
fsl,has-rstcr;
|
||||||
|
};
|
||||||
|
|
||||||
|
mpic: pic@40000 {
|
||||||
|
interrupt-controller;
|
||||||
|
#address-cells = <0>;
|
||||||
|
#interrupt-cells = <2>;
|
||||||
|
reg = <0x40000 0x40000>;
|
||||||
|
compatible = "chrp,open-pic";
|
||||||
|
device_type = "open-pic";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
|
||||||
|
localbus {
|
||||||
|
compatible = "fsl,mpc8544-localbus",
|
||||||
|
"fsl,pq3-localbus",
|
||||||
|
"simple-bus";
|
||||||
|
#address-cells = <2>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
reg = <0xe0005000 0x40>;
|
||||||
|
|
||||||
|
ranges = <0 0 0xfc000000 0x04000000
|
||||||
|
2 0 0xc8000000 0x04000000
|
||||||
|
3 0 0xc0000000 0x00100000
|
||||||
|
>; /* Overwritten by U-Boot */
|
||||||
|
|
||||||
|
nor_flash@0,0 {
|
||||||
|
compatible = "amd,s29gl256n", "cfi-flash";
|
||||||
|
bank-width = <2>;
|
||||||
|
reg = <0x0 0x000000 0x4000000>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
partition@0 {
|
||||||
|
label = "kernel";
|
||||||
|
reg = <0x0 0x1e0000>;
|
||||||
|
read-only;
|
||||||
|
};
|
||||||
|
partition@1e0000 {
|
||||||
|
label = "dtb";
|
||||||
|
reg = <0x1e0000 0x20000>;
|
||||||
|
};
|
||||||
|
partition@200000 {
|
||||||
|
label = "root";
|
||||||
|
reg = <0x200000 0x200000>;
|
||||||
|
};
|
||||||
|
partition@400000 {
|
||||||
|
label = "user";
|
||||||
|
reg = <0x400000 0x3b80000>;
|
||||||
|
};
|
||||||
|
partition@3f80000 {
|
||||||
|
label = "env";
|
||||||
|
reg = <0x3f80000 0x40000>;
|
||||||
|
read-only;
|
||||||
|
};
|
||||||
|
partition@3fc0000 {
|
||||||
|
label = "u-boot";
|
||||||
|
reg = <0x3fc0000 0x40000>;
|
||||||
|
read-only;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
display@2,0 {
|
||||||
|
compatible = "fujitsu,lime";
|
||||||
|
reg = <2 0x0 0x4000000>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <6 1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
fpga_pic: fpga-pic@3,10 {
|
||||||
|
compatible = "abb,socrates-fpga-pic";
|
||||||
|
reg = <3 0x10 0x10>;
|
||||||
|
interrupt-controller;
|
||||||
|
/* IRQs 2, 10, 11, active low, level-sensitive */
|
||||||
|
interrupts = <2 1 10 1 11 1>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
#interrupt-cells = <3>;
|
||||||
|
};
|
||||||
|
|
||||||
|
spi@3,60 {
|
||||||
|
compatible = "abb,socrates-spi";
|
||||||
|
reg = <3 0x60 0x10>;
|
||||||
|
interrupts = <8 4 0>; // number, type, routing
|
||||||
|
interrupt-parent = <&fpga_pic>;
|
||||||
|
};
|
||||||
|
|
||||||
|
nand@3,70 {
|
||||||
|
compatible = "abb,socrates-nand";
|
||||||
|
reg = <3 0x70 0x04>;
|
||||||
|
bank-width = <1>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
data@0 {
|
||||||
|
label = "data";
|
||||||
|
reg = <0x0 0x40000000>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
can@3,100 {
|
||||||
|
compatible = "philips,sja1000";
|
||||||
|
reg = <3 0x100 0x80>;
|
||||||
|
interrupts = <2 8 1>; // number, type, routing
|
||||||
|
interrupt-parent = <&fpga_pic>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
pci0: pci@e0008000 {
|
||||||
|
cell-index = <0>;
|
||||||
|
#interrupt-cells = <1>;
|
||||||
|
#size-cells = <2>;
|
||||||
|
#address-cells = <3>;
|
||||||
|
compatible = "fsl,mpc8540-pci";
|
||||||
|
device_type = "pci";
|
||||||
|
reg = <0xe0008000 0x1000>;
|
||||||
|
clock-frequency = <66666666>;
|
||||||
|
|
||||||
|
interrupt-map-mask = <0xf800 0x0 0x0 0x7>;
|
||||||
|
interrupt-map = <
|
||||||
|
/* IDSEL 0x11 */
|
||||||
|
0x8800 0x0 0x0 1 &mpic 5 1
|
||||||
|
/* IDSEL 0x12 */
|
||||||
|
0x9000 0x0 0x0 1 &mpic 4 1>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
interrupts = <24 2>;
|
||||||
|
bus-range = <0x0 0x0>;
|
||||||
|
ranges = <0x02000000 0x0 0x80000000 0x80000000 0x0 0x20000000
|
||||||
|
0x01000000 0x0 0x00000000 0xe2000000 0x0 0x01000000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
};
|
|
@ -124,11 +124,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy2>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy2: ethernet-phy@2 {
|
phy2: ethernet-phy@2 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -147,43 +162,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy4>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy4>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
mpic: pic@40000 {
|
mpic: pic@40000 {
|
||||||
|
|
|
@ -136,11 +136,25 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
phy-handle = <&phy2>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy1: ethernet-phy@1 {
|
phy1: ethernet-phy@1 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -165,65 +179,60 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@26520 {
|
enet2: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <2>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "FEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <41 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
phy-handle = <&phy3>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x26520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi2: tbi-phy@11 {
|
tbi2: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
phy-handle = <&phy2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet2: ethernet@26000 {
|
|
||||||
cell-index = <2>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "FEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x26000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <41 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
phy-handle = <&phy3>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -135,11 +135,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy2>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy1: ethernet-phy@1 {
|
phy1: ethernet-phy@1 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -164,43 +179,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -148,11 +148,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy2>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy1: ethernet-phy@0 {
|
phy1: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -189,93 +204,90 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@26520 {
|
enet2: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <2>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <31 2 32 2 33 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi2>;
|
||||||
|
phy-handle = <&phy3>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x26520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi2: tbi-phy@11 {
|
tbi2: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@27520 {
|
enet3: ethernet@27000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <3>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x27000 0x1000>;
|
||||||
|
ranges = <0x0 0x27000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <37 2 38 2 39 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi3>;
|
||||||
|
phy-handle = <&phy4>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x27520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi3: tbi-phy@11 {
|
tbi3: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet2: ethernet@26000 {
|
|
||||||
cell-index = <2>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x26000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <31 2 32 2 33 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi2>;
|
|
||||||
phy-handle = <&phy3>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet3: ethernet@27000 {
|
|
||||||
cell-index = <3>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x27000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <37 2 38 2 39 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi3>;
|
|
||||||
phy-handle = <&phy4>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -148,11 +148,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy2>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy1: ethernet-phy@0 {
|
phy1: ethernet-phy@0 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -189,93 +204,90 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@26520 {
|
enet2: ethernet@26000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <2>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x26000 0x1000>;
|
||||||
|
ranges = <0x0 0x26000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <31 2 32 2 33 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi2>;
|
||||||
|
phy-handle = <&phy3>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x26520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi2: tbi-phy@11 {
|
tbi2: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@27520 {
|
enet3: ethernet@27000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <3>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "eTSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x27000 0x1000>;
|
||||||
|
ranges = <0x0 0x27000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <37 2 38 2 39 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi3>;
|
||||||
|
phy-handle = <&phy4>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x27520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi3: tbi-phy@11 {
|
tbi3: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet2: ethernet@26000 {
|
|
||||||
cell-index = <2>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x26000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <31 2 32 2 33 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi2>;
|
|
||||||
phy-handle = <&phy3>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet3: ethernet@27000 {
|
|
||||||
cell-index = <3>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "eTSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x27000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <37 2 38 2 39 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi3>;
|
|
||||||
phy-handle = <&phy4>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -135,11 +135,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy2>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy1: ethernet-phy@1 {
|
phy1: ethernet-phy@1 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -164,43 +179,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
serial0: serial@4500 {
|
serial0: serial@4500 {
|
||||||
|
|
|
@ -137,11 +137,26 @@
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
mdio@24520 {
|
enet0: ethernet@24000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <0>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x24000 0x1000>;
|
||||||
|
ranges = <0x0 0x24000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <29 2 30 2 34 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi0>;
|
||||||
|
phy-handle = <&phy2>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-mdio";
|
compatible = "fsl,gianfar-mdio";
|
||||||
reg = <0x24520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
phy1: ethernet-phy@1 {
|
phy1: ethernet-phy@1 {
|
||||||
interrupt-parent = <&mpic>;
|
interrupt-parent = <&mpic>;
|
||||||
|
@ -166,43 +181,34 @@
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
};
|
||||||
|
|
||||||
mdio@25520 {
|
enet1: ethernet@25000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
cell-index = <1>;
|
||||||
|
device_type = "network";
|
||||||
|
model = "TSEC";
|
||||||
|
compatible = "gianfar";
|
||||||
|
reg = <0x25000 0x1000>;
|
||||||
|
ranges = <0x0 0x25000 0x1000>;
|
||||||
|
local-mac-address = [ 00 00 00 00 00 00 ];
|
||||||
|
interrupts = <35 2 36 2 40 2>;
|
||||||
|
interrupt-parent = <&mpic>;
|
||||||
|
tbi-handle = <&tbi1>;
|
||||||
|
phy-handle = <&phy1>;
|
||||||
|
|
||||||
|
mdio@520 {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
compatible = "fsl,gianfar-tbi";
|
compatible = "fsl,gianfar-tbi";
|
||||||
reg = <0x25520 0x20>;
|
reg = <0x520 0x20>;
|
||||||
|
|
||||||
tbi1: tbi-phy@11 {
|
tbi1: tbi-phy@11 {
|
||||||
reg = <0x11>;
|
reg = <0x11>;
|
||||||
device_type = "tbi-phy";
|
device_type = "tbi-phy";
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
enet0: ethernet@24000 {
|
|
||||||
cell-index = <0>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x24000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <29 2 30 2 34 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi0>;
|
|
||||||
phy-handle = <&phy2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
enet1: ethernet@25000 {
|
|
||||||
cell-index = <1>;
|
|
||||||
device_type = "network";
|
|
||||||
model = "TSEC";
|
|
||||||
compatible = "gianfar";
|
|
||||||
reg = <0x25000 0x1000>;
|
|
||||||
local-mac-address = [ 00 00 00 00 00 00 ];
|
|
||||||
interrupts = <35 2 36 2 40 2>;
|
|
||||||
interrupt-parent = <&mpic>;
|
|
||||||
tbi-handle = <&tbi1>;
|
|
||||||
phy-handle = <&phy1>;
|
|
||||||
};
|
};
|
||||||
|
|
||||||
mpic: pic@40000 {
|
mpic: pic@40000 {
|
||||||
|
|
Разница между файлами не показана из-за своего большого размера
Загрузить разницу
|
@ -58,6 +58,7 @@ static struct __initdata of_device_id asp8347_ids[] = {
|
||||||
{ .type = "soc", },
|
{ .type = "soc", },
|
||||||
{ .compatible = "soc", },
|
{ .compatible = "soc", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -42,6 +42,7 @@
|
||||||
static struct of_device_id __initdata mpc834x_itx_ids[] = {
|
static struct of_device_id __initdata mpc834x_itx_ids[] = {
|
||||||
{ .compatible = "fsl,pq2pro-localbus", },
|
{ .compatible = "fsl,pq2pro-localbus", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -112,6 +112,7 @@ static struct of_device_id mpc834x_ids[] = {
|
||||||
{ .type = "soc", },
|
{ .type = "soc", },
|
||||||
{ .compatible = "soc", },
|
{ .compatible = "soc", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -96,6 +96,7 @@ static struct of_device_id mpc837x_ids[] = {
|
||||||
{ .type = "soc", },
|
{ .type = "soc", },
|
||||||
{ .compatible = "soc", },
|
{ .compatible = "soc", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -48,6 +48,7 @@ static struct of_device_id mpc837x_ids[] = {
|
||||||
{ .type = "soc", },
|
{ .type = "soc", },
|
||||||
{ .compatible = "soc", },
|
{ .compatible = "soc", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -84,6 +84,7 @@ static struct __initdata of_device_id sbc834x_ids[] = {
|
||||||
{ .type = "soc", },
|
{ .type = "soc", },
|
||||||
{ .compatible = "soc", },
|
{ .compatible = "soc", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -51,6 +51,12 @@ config MPC85xx_DS
|
||||||
help
|
help
|
||||||
This option enables support for the MPC85xx DS (MPC8544 DS) board
|
This option enables support for the MPC85xx DS (MPC8544 DS) board
|
||||||
|
|
||||||
|
config SOCRATES
|
||||||
|
bool "Socrates"
|
||||||
|
select DEFAULT_UIMAGE
|
||||||
|
help
|
||||||
|
This option enables support for the Socrates board.
|
||||||
|
|
||||||
config KSI8560
|
config KSI8560
|
||||||
bool "Emerson KSI8560"
|
bool "Emerson KSI8560"
|
||||||
select DEFAULT_UIMAGE
|
select DEFAULT_UIMAGE
|
||||||
|
|
|
@ -13,4 +13,5 @@ obj-$(CONFIG_STX_GP3) += stx_gp3.o
|
||||||
obj-$(CONFIG_TQM85xx) += tqm85xx.o
|
obj-$(CONFIG_TQM85xx) += tqm85xx.o
|
||||||
obj-$(CONFIG_SBC8560) += sbc8560.o
|
obj-$(CONFIG_SBC8560) += sbc8560.o
|
||||||
obj-$(CONFIG_SBC8548) += sbc8548.o
|
obj-$(CONFIG_SBC8548) += sbc8548.o
|
||||||
|
obj-$(CONFIG_SOCRATES) += socrates.o socrates_fpga_pic.o
|
||||||
obj-$(CONFIG_KSI8560) += ksi8560.o
|
obj-$(CONFIG_KSI8560) += ksi8560.o
|
||||||
|
|
|
@ -219,6 +219,7 @@ static struct of_device_id __initdata of_bus_ids[] = {
|
||||||
{ .type = "simple-bus", },
|
{ .type = "simple-bus", },
|
||||||
{ .name = "cpm", },
|
{ .name = "cpm", },
|
||||||
{ .name = "localbus", },
|
{ .name = "localbus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -92,6 +92,7 @@ static struct of_device_id __initdata mpc8536_ds_ids[] = {
|
||||||
{ .type = "soc", },
|
{ .type = "soc", },
|
||||||
{ .compatible = "soc", },
|
{ .compatible = "soc", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -226,6 +226,7 @@ static struct of_device_id __initdata of_bus_ids[] = {
|
||||||
{ .name = "cpm", },
|
{ .name = "cpm", },
|
||||||
{ .name = "localbus", },
|
{ .name = "localbus", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -336,6 +336,7 @@ static struct of_device_id __initdata of_bus_ids[] = {
|
||||||
{ .type = "soc", },
|
{ .type = "soc", },
|
||||||
{ .compatible = "soc", },
|
{ .compatible = "soc", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -204,6 +204,7 @@ static struct of_device_id __initdata mpc85xxds_ids[] = {
|
||||||
{ .type = "soc", },
|
{ .type = "soc", },
|
||||||
{ .compatible = "soc", },
|
{ .compatible = "soc", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -265,6 +265,7 @@ static struct of_device_id mpc85xx_ids[] = {
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
{ .type = "qe", },
|
{ .type = "qe", },
|
||||||
{ .compatible = "fsl,qe", },
|
{ .compatible = "fsl,qe", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -154,6 +154,7 @@ static struct of_device_id __initdata of_bus_ids[] = {
|
||||||
{ .name = "soc", },
|
{ .name = "soc", },
|
||||||
{ .type = "soc", },
|
{ .type = "soc", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -213,6 +213,7 @@ static struct of_device_id __initdata of_bus_ids[] = {
|
||||||
{ .name = "cpm", },
|
{ .name = "cpm", },
|
||||||
{ .name = "localbus", },
|
{ .name = "localbus", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -0,0 +1,133 @@
|
||||||
|
/*
|
||||||
|
* Copyright (c) 2008 Emcraft Systems
|
||||||
|
* Sergei Poselenov <sposelenov@emcraft.com>
|
||||||
|
*
|
||||||
|
* Based on MPC8560 ADS and arch/ppc tqm85xx ports
|
||||||
|
*
|
||||||
|
* Maintained by Kumar Gala (see MAINTAINERS for contact information)
|
||||||
|
*
|
||||||
|
* Copyright 2008 Freescale Semiconductor Inc.
|
||||||
|
*
|
||||||
|
* Copyright (c) 2005-2006 DENX Software Engineering
|
||||||
|
* Stefan Roese <sr@denx.de>
|
||||||
|
*
|
||||||
|
* Based on original work by
|
||||||
|
* Kumar Gala <kumar.gala@freescale.com>
|
||||||
|
* Copyright 2004 Freescale Semiconductor Inc.
|
||||||
|
*
|
||||||
|
* This program is free software; you can redistribute it and/or modify it
|
||||||
|
* under the terms of the GNU General Public License as published by the
|
||||||
|
* Free Software Foundation; either version 2 of the License, or (at your
|
||||||
|
* option) any later version.
|
||||||
|
*/
|
||||||
|
|
||||||
|
#include <linux/stddef.h>
|
||||||
|
#include <linux/kernel.h>
|
||||||
|
#include <linux/pci.h>
|
||||||
|
#include <linux/kdev_t.h>
|
||||||
|
#include <linux/delay.h>
|
||||||
|
#include <linux/seq_file.h>
|
||||||
|
#include <linux/of_platform.h>
|
||||||
|
|
||||||
|
#include <asm/system.h>
|
||||||
|
#include <asm/time.h>
|
||||||
|
#include <asm/machdep.h>
|
||||||
|
#include <asm/pci-bridge.h>
|
||||||
|
#include <asm/mpic.h>
|
||||||
|
#include <asm/prom.h>
|
||||||
|
#include <mm/mmu_decl.h>
|
||||||
|
#include <asm/udbg.h>
|
||||||
|
|
||||||
|
#include <sysdev/fsl_soc.h>
|
||||||
|
#include <sysdev/fsl_pci.h>
|
||||||
|
|
||||||
|
#include "socrates_fpga_pic.h"
|
||||||
|
|
||||||
|
static void __init socrates_pic_init(void)
|
||||||
|
{
|
||||||
|
struct mpic *mpic;
|
||||||
|
struct resource r;
|
||||||
|
struct device_node *np;
|
||||||
|
|
||||||
|
np = of_find_node_by_type(NULL, "open-pic");
|
||||||
|
if (!np) {
|
||||||
|
printk(KERN_ERR "Could not find open-pic node\n");
|
||||||
|
return;
|
||||||
|
}
|
||||||
|
|
||||||
|
if (of_address_to_resource(np, 0, &r)) {
|
||||||
|
printk(KERN_ERR "Could not map mpic register space\n");
|
||||||
|
of_node_put(np);
|
||||||
|
return;
|
||||||
|
}
|
||||||
|
|
||||||
|
mpic = mpic_alloc(np, r.start,
|
||||||
|
MPIC_PRIMARY | MPIC_WANTS_RESET | MPIC_BIG_ENDIAN,
|
||||||
|
0, 256, " OpenPIC ");
|
||||||
|
BUG_ON(mpic == NULL);
|
||||||
|
of_node_put(np);
|
||||||
|
|
||||||
|
mpic_init(mpic);
|
||||||
|
|
||||||
|
np = of_find_compatible_node(NULL, NULL, "abb,socrates-fpga-pic");
|
||||||
|
if (!np) {
|
||||||
|
printk(KERN_ERR "Could not find socrates-fpga-pic node\n");
|
||||||
|
return;
|
||||||
|
}
|
||||||
|
socrates_fpga_pic_init(np);
|
||||||
|
of_node_put(np);
|
||||||
|
}
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Setup the architecture
|
||||||
|
*/
|
||||||
|
static void __init socrates_setup_arch(void)
|
||||||
|
{
|
||||||
|
#ifdef CONFIG_PCI
|
||||||
|
struct device_node *np;
|
||||||
|
#endif
|
||||||
|
|
||||||
|
if (ppc_md.progress)
|
||||||
|
ppc_md.progress("socrates_setup_arch()", 0);
|
||||||
|
|
||||||
|
#ifdef CONFIG_PCI
|
||||||
|
for_each_compatible_node(np, "pci", "fsl,mpc8540-pci")
|
||||||
|
fsl_add_bridge(np, 1);
|
||||||
|
#endif
|
||||||
|
}
|
||||||
|
|
||||||
|
static struct of_device_id __initdata socrates_of_bus_ids[] = {
|
||||||
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
|
{},
|
||||||
|
};
|
||||||
|
|
||||||
|
static void __init socrates_init(void)
|
||||||
|
{
|
||||||
|
of_platform_bus_probe(NULL, socrates_of_bus_ids, NULL);
|
||||||
|
}
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Called very early, device-tree isn't unflattened
|
||||||
|
*/
|
||||||
|
static int __init socrates_probe(void)
|
||||||
|
{
|
||||||
|
unsigned long root = of_get_flat_dt_root();
|
||||||
|
|
||||||
|
if (of_flat_dt_is_compatible(root, "abb,socrates"))
|
||||||
|
return 1;
|
||||||
|
|
||||||
|
return 0;
|
||||||
|
}
|
||||||
|
|
||||||
|
define_machine(socrates) {
|
||||||
|
.name = "Socrates",
|
||||||
|
.probe = socrates_probe,
|
||||||
|
.setup_arch = socrates_setup_arch,
|
||||||
|
.init = socrates_init,
|
||||||
|
.init_IRQ = socrates_pic_init,
|
||||||
|
.get_irq = mpic_get_irq,
|
||||||
|
.restart = fsl_rstcr_restart,
|
||||||
|
.calibrate_decr = generic_calibrate_decr,
|
||||||
|
.progress = udbg_progress,
|
||||||
|
};
|
|
@ -0,0 +1,327 @@
|
||||||
|
/*
|
||||||
|
* Copyright (C) 2008 Ilya Yanok, Emcraft Systems
|
||||||
|
*
|
||||||
|
*
|
||||||
|
* This program is free software; you can redistribute it and/or modify
|
||||||
|
* it under the terms of the GNU General Public License version 2 as
|
||||||
|
* published by the Free Software Foundation.
|
||||||
|
*
|
||||||
|
*/
|
||||||
|
|
||||||
|
#include <linux/irq.h>
|
||||||
|
#include <linux/of_platform.h>
|
||||||
|
#include <linux/io.h>
|
||||||
|
|
||||||
|
/*
|
||||||
|
* The FPGA supports 9 interrupt sources, which can be routed to 3
|
||||||
|
* interrupt request lines of the MPIC. The line to be used can be
|
||||||
|
* specified through the third cell of FDT property "interrupts".
|
||||||
|
*/
|
||||||
|
|
||||||
|
#define SOCRATES_FPGA_NUM_IRQS 9
|
||||||
|
|
||||||
|
#define FPGA_PIC_IRQCFG (0x0)
|
||||||
|
#define FPGA_PIC_IRQMASK(n) (0x4 + 0x4 * (n))
|
||||||
|
|
||||||
|
#define SOCRATES_FPGA_IRQ_MASK ((1 << SOCRATES_FPGA_NUM_IRQS) - 1)
|
||||||
|
|
||||||
|
struct socrates_fpga_irq_info {
|
||||||
|
unsigned int irq_line;
|
||||||
|
int type;
|
||||||
|
};
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Interrupt routing and type table
|
||||||
|
*
|
||||||
|
* IRQ_TYPE_NONE means the interrupt type is configurable,
|
||||||
|
* otherwise it's fixed to the specified value.
|
||||||
|
*/
|
||||||
|
static struct socrates_fpga_irq_info fpga_irqs[SOCRATES_FPGA_NUM_IRQS] = {
|
||||||
|
[0] = {0, IRQ_TYPE_NONE},
|
||||||
|
[1] = {0, IRQ_TYPE_LEVEL_HIGH},
|
||||||
|
[2] = {0, IRQ_TYPE_LEVEL_LOW},
|
||||||
|
[3] = {0, IRQ_TYPE_NONE},
|
||||||
|
[4] = {0, IRQ_TYPE_NONE},
|
||||||
|
[5] = {0, IRQ_TYPE_NONE},
|
||||||
|
[6] = {0, IRQ_TYPE_NONE},
|
||||||
|
[7] = {0, IRQ_TYPE_NONE},
|
||||||
|
[8] = {0, IRQ_TYPE_LEVEL_HIGH},
|
||||||
|
};
|
||||||
|
|
||||||
|
#define socrates_fpga_irq_to_hw(virq) ((unsigned int)irq_map[virq].hwirq)
|
||||||
|
|
||||||
|
static DEFINE_SPINLOCK(socrates_fpga_pic_lock);
|
||||||
|
|
||||||
|
static void __iomem *socrates_fpga_pic_iobase;
|
||||||
|
static struct irq_host *socrates_fpga_pic_irq_host;
|
||||||
|
static unsigned int socrates_fpga_irqs[3];
|
||||||
|
|
||||||
|
static inline uint32_t socrates_fpga_pic_read(int reg)
|
||||||
|
{
|
||||||
|
return in_be32(socrates_fpga_pic_iobase + reg);
|
||||||
|
}
|
||||||
|
|
||||||
|
static inline void socrates_fpga_pic_write(int reg, uint32_t val)
|
||||||
|
{
|
||||||
|
out_be32(socrates_fpga_pic_iobase + reg, val);
|
||||||
|
}
|
||||||
|
|
||||||
|
static inline unsigned int socrates_fpga_pic_get_irq(unsigned int irq)
|
||||||
|
{
|
||||||
|
uint32_t cause;
|
||||||
|
unsigned long flags;
|
||||||
|
int i;
|
||||||
|
|
||||||
|
/* Check irq line routed to the MPIC */
|
||||||
|
for (i = 0; i < 3; i++) {
|
||||||
|
if (irq == socrates_fpga_irqs[i])
|
||||||
|
break;
|
||||||
|
}
|
||||||
|
if (i == 3)
|
||||||
|
return NO_IRQ;
|
||||||
|
|
||||||
|
spin_lock_irqsave(&socrates_fpga_pic_lock, flags);
|
||||||
|
cause = socrates_fpga_pic_read(FPGA_PIC_IRQMASK(i));
|
||||||
|
spin_unlock_irqrestore(&socrates_fpga_pic_lock, flags);
|
||||||
|
for (i = SOCRATES_FPGA_NUM_IRQS - 1; i >= 0; i--) {
|
||||||
|
if (cause >> (i + 16))
|
||||||
|
break;
|
||||||
|
}
|
||||||
|
return irq_linear_revmap(socrates_fpga_pic_irq_host,
|
||||||
|
(irq_hw_number_t)i);
|
||||||
|
}
|
||||||
|
|
||||||
|
void socrates_fpga_pic_cascade(unsigned int irq, struct irq_desc *desc)
|
||||||
|
{
|
||||||
|
unsigned int cascade_irq;
|
||||||
|
|
||||||
|
/*
|
||||||
|
* See if we actually have an interrupt, call generic handling code if
|
||||||
|
* we do.
|
||||||
|
*/
|
||||||
|
cascade_irq = socrates_fpga_pic_get_irq(irq);
|
||||||
|
|
||||||
|
if (cascade_irq != NO_IRQ)
|
||||||
|
generic_handle_irq(cascade_irq);
|
||||||
|
desc->chip->eoi(irq);
|
||||||
|
|
||||||
|
}
|
||||||
|
|
||||||
|
static void socrates_fpga_pic_ack(unsigned int virq)
|
||||||
|
{
|
||||||
|
unsigned long flags;
|
||||||
|
unsigned int hwirq, irq_line;
|
||||||
|
uint32_t mask;
|
||||||
|
|
||||||
|
hwirq = socrates_fpga_irq_to_hw(virq);
|
||||||
|
|
||||||
|
irq_line = fpga_irqs[hwirq].irq_line;
|
||||||
|
spin_lock_irqsave(&socrates_fpga_pic_lock, flags);
|
||||||
|
mask = socrates_fpga_pic_read(FPGA_PIC_IRQMASK(irq_line))
|
||||||
|
& SOCRATES_FPGA_IRQ_MASK;
|
||||||
|
mask |= (1 << (hwirq + 16));
|
||||||
|
socrates_fpga_pic_write(FPGA_PIC_IRQMASK(irq_line), mask);
|
||||||
|
spin_unlock_irqrestore(&socrates_fpga_pic_lock, flags);
|
||||||
|
}
|
||||||
|
|
||||||
|
static void socrates_fpga_pic_mask(unsigned int virq)
|
||||||
|
{
|
||||||
|
unsigned long flags;
|
||||||
|
unsigned int hwirq;
|
||||||
|
int irq_line;
|
||||||
|
u32 mask;
|
||||||
|
|
||||||
|
hwirq = socrates_fpga_irq_to_hw(virq);
|
||||||
|
|
||||||
|
irq_line = fpga_irqs[hwirq].irq_line;
|
||||||
|
spin_lock_irqsave(&socrates_fpga_pic_lock, flags);
|
||||||
|
mask = socrates_fpga_pic_read(FPGA_PIC_IRQMASK(irq_line))
|
||||||
|
& SOCRATES_FPGA_IRQ_MASK;
|
||||||
|
mask &= ~(1 << hwirq);
|
||||||
|
socrates_fpga_pic_write(FPGA_PIC_IRQMASK(irq_line), mask);
|
||||||
|
spin_unlock_irqrestore(&socrates_fpga_pic_lock, flags);
|
||||||
|
}
|
||||||
|
|
||||||
|
static void socrates_fpga_pic_mask_ack(unsigned int virq)
|
||||||
|
{
|
||||||
|
unsigned long flags;
|
||||||
|
unsigned int hwirq;
|
||||||
|
int irq_line;
|
||||||
|
u32 mask;
|
||||||
|
|
||||||
|
hwirq = socrates_fpga_irq_to_hw(virq);
|
||||||
|
|
||||||
|
irq_line = fpga_irqs[hwirq].irq_line;
|
||||||
|
spin_lock_irqsave(&socrates_fpga_pic_lock, flags);
|
||||||
|
mask = socrates_fpga_pic_read(FPGA_PIC_IRQMASK(irq_line))
|
||||||
|
& SOCRATES_FPGA_IRQ_MASK;
|
||||||
|
mask &= ~(1 << hwirq);
|
||||||
|
mask |= (1 << (hwirq + 16));
|
||||||
|
socrates_fpga_pic_write(FPGA_PIC_IRQMASK(irq_line), mask);
|
||||||
|
spin_unlock_irqrestore(&socrates_fpga_pic_lock, flags);
|
||||||
|
}
|
||||||
|
|
||||||
|
static void socrates_fpga_pic_unmask(unsigned int virq)
|
||||||
|
{
|
||||||
|
unsigned long flags;
|
||||||
|
unsigned int hwirq;
|
||||||
|
int irq_line;
|
||||||
|
u32 mask;
|
||||||
|
|
||||||
|
hwirq = socrates_fpga_irq_to_hw(virq);
|
||||||
|
|
||||||
|
irq_line = fpga_irqs[hwirq].irq_line;
|
||||||
|
spin_lock_irqsave(&socrates_fpga_pic_lock, flags);
|
||||||
|
mask = socrates_fpga_pic_read(FPGA_PIC_IRQMASK(irq_line))
|
||||||
|
& SOCRATES_FPGA_IRQ_MASK;
|
||||||
|
mask |= (1 << hwirq);
|
||||||
|
socrates_fpga_pic_write(FPGA_PIC_IRQMASK(irq_line), mask);
|
||||||
|
spin_unlock_irqrestore(&socrates_fpga_pic_lock, flags);
|
||||||
|
}
|
||||||
|
|
||||||
|
static void socrates_fpga_pic_eoi(unsigned int virq)
|
||||||
|
{
|
||||||
|
unsigned long flags;
|
||||||
|
unsigned int hwirq;
|
||||||
|
int irq_line;
|
||||||
|
u32 mask;
|
||||||
|
|
||||||
|
hwirq = socrates_fpga_irq_to_hw(virq);
|
||||||
|
|
||||||
|
irq_line = fpga_irqs[hwirq].irq_line;
|
||||||
|
spin_lock_irqsave(&socrates_fpga_pic_lock, flags);
|
||||||
|
mask = socrates_fpga_pic_read(FPGA_PIC_IRQMASK(irq_line))
|
||||||
|
& SOCRATES_FPGA_IRQ_MASK;
|
||||||
|
mask |= (1 << (hwirq + 16));
|
||||||
|
socrates_fpga_pic_write(FPGA_PIC_IRQMASK(irq_line), mask);
|
||||||
|
spin_unlock_irqrestore(&socrates_fpga_pic_lock, flags);
|
||||||
|
}
|
||||||
|
|
||||||
|
static int socrates_fpga_pic_set_type(unsigned int virq,
|
||||||
|
unsigned int flow_type)
|
||||||
|
{
|
||||||
|
unsigned long flags;
|
||||||
|
unsigned int hwirq;
|
||||||
|
int polarity;
|
||||||
|
u32 mask;
|
||||||
|
|
||||||
|
hwirq = socrates_fpga_irq_to_hw(virq);
|
||||||
|
|
||||||
|
if (fpga_irqs[hwirq].type != IRQ_TYPE_NONE)
|
||||||
|
return -EINVAL;
|
||||||
|
|
||||||
|
switch (flow_type & IRQ_TYPE_SENSE_MASK) {
|
||||||
|
case IRQ_TYPE_LEVEL_HIGH:
|
||||||
|
polarity = 1;
|
||||||
|
break;
|
||||||
|
case IRQ_TYPE_LEVEL_LOW:
|
||||||
|
polarity = 0;
|
||||||
|
break;
|
||||||
|
default:
|
||||||
|
return -EINVAL;
|
||||||
|
}
|
||||||
|
spin_lock_irqsave(&socrates_fpga_pic_lock, flags);
|
||||||
|
mask = socrates_fpga_pic_read(FPGA_PIC_IRQCFG);
|
||||||
|
if (polarity)
|
||||||
|
mask |= (1 << hwirq);
|
||||||
|
else
|
||||||
|
mask &= ~(1 << hwirq);
|
||||||
|
socrates_fpga_pic_write(FPGA_PIC_IRQCFG, mask);
|
||||||
|
spin_unlock_irqrestore(&socrates_fpga_pic_lock, flags);
|
||||||
|
return 0;
|
||||||
|
}
|
||||||
|
|
||||||
|
static struct irq_chip socrates_fpga_pic_chip = {
|
||||||
|
.typename = " FPGA-PIC ",
|
||||||
|
.ack = socrates_fpga_pic_ack,
|
||||||
|
.mask = socrates_fpga_pic_mask,
|
||||||
|
.mask_ack = socrates_fpga_pic_mask_ack,
|
||||||
|
.unmask = socrates_fpga_pic_unmask,
|
||||||
|
.eoi = socrates_fpga_pic_eoi,
|
||||||
|
.set_type = socrates_fpga_pic_set_type,
|
||||||
|
};
|
||||||
|
|
||||||
|
static int socrates_fpga_pic_host_map(struct irq_host *h, unsigned int virq,
|
||||||
|
irq_hw_number_t hwirq)
|
||||||
|
{
|
||||||
|
/* All interrupts are LEVEL sensitive */
|
||||||
|
get_irq_desc(virq)->status |= IRQ_LEVEL;
|
||||||
|
set_irq_chip_and_handler(virq, &socrates_fpga_pic_chip,
|
||||||
|
handle_fasteoi_irq);
|
||||||
|
|
||||||
|
return 0;
|
||||||
|
}
|
||||||
|
|
||||||
|
static int socrates_fpga_pic_host_xlate(struct irq_host *h,
|
||||||
|
struct device_node *ct, u32 *intspec, unsigned int intsize,
|
||||||
|
irq_hw_number_t *out_hwirq, unsigned int *out_flags)
|
||||||
|
{
|
||||||
|
struct socrates_fpga_irq_info *fpga_irq = &fpga_irqs[intspec[0]];
|
||||||
|
|
||||||
|
*out_hwirq = intspec[0];
|
||||||
|
if (fpga_irq->type == IRQ_TYPE_NONE) {
|
||||||
|
/* type is configurable */
|
||||||
|
if (intspec[1] != IRQ_TYPE_LEVEL_LOW &&
|
||||||
|
intspec[1] != IRQ_TYPE_LEVEL_HIGH) {
|
||||||
|
pr_warning("FPGA PIC: invalid irq type, "
|
||||||
|
"setting default active low\n");
|
||||||
|
*out_flags = IRQ_TYPE_LEVEL_LOW;
|
||||||
|
} else {
|
||||||
|
*out_flags = intspec[1];
|
||||||
|
}
|
||||||
|
} else {
|
||||||
|
/* type is fixed */
|
||||||
|
*out_flags = fpga_irq->type;
|
||||||
|
}
|
||||||
|
|
||||||
|
/* Use specified interrupt routing */
|
||||||
|
if (intspec[2] <= 2)
|
||||||
|
fpga_irq->irq_line = intspec[2];
|
||||||
|
else
|
||||||
|
pr_warning("FPGA PIC: invalid irq routing\n");
|
||||||
|
|
||||||
|
return 0;
|
||||||
|
}
|
||||||
|
|
||||||
|
static struct irq_host_ops socrates_fpga_pic_host_ops = {
|
||||||
|
.map = socrates_fpga_pic_host_map,
|
||||||
|
.xlate = socrates_fpga_pic_host_xlate,
|
||||||
|
};
|
||||||
|
|
||||||
|
void socrates_fpga_pic_init(struct device_node *pic)
|
||||||
|
{
|
||||||
|
unsigned long flags;
|
||||||
|
int i;
|
||||||
|
|
||||||
|
/* Setup an irq_host structure */
|
||||||
|
socrates_fpga_pic_irq_host = irq_alloc_host(pic, IRQ_HOST_MAP_LINEAR,
|
||||||
|
SOCRATES_FPGA_NUM_IRQS, &socrates_fpga_pic_host_ops,
|
||||||
|
SOCRATES_FPGA_NUM_IRQS);
|
||||||
|
if (socrates_fpga_pic_irq_host == NULL) {
|
||||||
|
pr_err("FPGA PIC: Unable to allocate host\n");
|
||||||
|
return;
|
||||||
|
}
|
||||||
|
|
||||||
|
for (i = 0; i < 3; i++) {
|
||||||
|
socrates_fpga_irqs[i] = irq_of_parse_and_map(pic, i);
|
||||||
|
if (socrates_fpga_irqs[i] == NO_IRQ) {
|
||||||
|
pr_warning("FPGA PIC: can't get irq%d.\n", i);
|
||||||
|
continue;
|
||||||
|
}
|
||||||
|
set_irq_chained_handler(socrates_fpga_irqs[i],
|
||||||
|
socrates_fpga_pic_cascade);
|
||||||
|
}
|
||||||
|
|
||||||
|
socrates_fpga_pic_iobase = of_iomap(pic, 0);
|
||||||
|
|
||||||
|
spin_lock_irqsave(&socrates_fpga_pic_lock, flags);
|
||||||
|
socrates_fpga_pic_write(FPGA_PIC_IRQMASK(0),
|
||||||
|
SOCRATES_FPGA_IRQ_MASK << 16);
|
||||||
|
socrates_fpga_pic_write(FPGA_PIC_IRQMASK(1),
|
||||||
|
SOCRATES_FPGA_IRQ_MASK << 16);
|
||||||
|
socrates_fpga_pic_write(FPGA_PIC_IRQMASK(2),
|
||||||
|
SOCRATES_FPGA_IRQ_MASK << 16);
|
||||||
|
spin_unlock_irqrestore(&socrates_fpga_pic_lock, flags);
|
||||||
|
|
||||||
|
pr_info("FPGA PIC: Setting up Socrates FPGA PIC\n");
|
||||||
|
}
|
|
@ -0,0 +1,16 @@
|
||||||
|
/*
|
||||||
|
* Copyright (C) 2008 Ilya Yanok, Emcraft Systems
|
||||||
|
*
|
||||||
|
*
|
||||||
|
* This program is free software; you can redistribute it and/or modify
|
||||||
|
* it under the terms of the GNU General Public License version 2 as
|
||||||
|
* published by the Free Software Foundation.
|
||||||
|
*
|
||||||
|
*/
|
||||||
|
|
||||||
|
#ifndef SOCRATES_FPGA_PIC_H
|
||||||
|
#define SOCRATES_FPGA_PIC_H
|
||||||
|
|
||||||
|
void socrates_fpga_pic_init(struct device_node *pic);
|
||||||
|
|
||||||
|
#endif
|
|
@ -145,6 +145,7 @@ static void stx_gp3_show_cpuinfo(struct seq_file *m)
|
||||||
|
|
||||||
static struct of_device_id __initdata of_bus_ids[] = {
|
static struct of_device_id __initdata of_bus_ids[] = {
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -153,6 +153,7 @@ static void tqm85xx_show_cpuinfo(struct seq_file *m)
|
||||||
|
|
||||||
static struct of_device_id __initdata of_bus_ids[] = {
|
static struct of_device_id __initdata of_bus_ids[] = {
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -194,6 +194,7 @@ static long __init mpc86xx_time_init(void)
|
||||||
|
|
||||||
static __initdata struct of_device_id of_bus_ids[] = {
|
static __initdata struct of_device_id of_bus_ids[] = {
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -205,6 +205,7 @@ static long __init mpc86xx_time_init(void)
|
||||||
|
|
||||||
static __initdata struct of_device_id of_bus_ids[] = {
|
static __initdata struct of_device_id of_bus_ids[] = {
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -194,6 +194,7 @@ static long __init mpc86xx_time_init(void)
|
||||||
|
|
||||||
static __initdata struct of_device_id of_bus_ids[] = {
|
static __initdata struct of_device_id of_bus_ids[] = {
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -46,6 +46,7 @@ static unsigned char *pixis_bdcfg0, *pixis_arch;
|
||||||
static struct of_device_id __initdata mpc8610_ids[] = {
|
static struct of_device_id __initdata mpc8610_ids[] = {
|
||||||
{ .compatible = "fsl,mpc8610-immr", },
|
{ .compatible = "fsl,mpc8610-immr", },
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{}
|
{}
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -148,6 +148,7 @@ mpc86xx_time_init(void)
|
||||||
static __initdata struct of_device_id of_bus_ids[] = {
|
static __initdata struct of_device_id of_bus_ids[] = {
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
{ .compatible = "fsl,rapidio-delta", },
|
{ .compatible = "fsl,rapidio-delta", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
|
@ -103,6 +103,7 @@ mpc86xx_time_init(void)
|
||||||
|
|
||||||
static __initdata struct of_device_id of_bus_ids[] = {
|
static __initdata struct of_device_id of_bus_ids[] = {
|
||||||
{ .compatible = "simple-bus", },
|
{ .compatible = "simple-bus", },
|
||||||
|
{ .compatible = "gianfar", },
|
||||||
{},
|
{},
|
||||||
};
|
};
|
||||||
|
|
||||||
|
|
Загрузка…
Ссылка в новой задаче