m68knommu: fix inconsistent formating in ColdFire 527x definitions
Fix tab broken address defines to be consistent with others in this file. Signed-off-by: Greg Ungerer <gerg@uclinux.org>
This commit is contained in:
Родитель
41e5be6a0e
Коммит
39dc5b7fce
|
@ -184,15 +184,15 @@
|
||||||
/*
|
/*
|
||||||
* Generic GPIO support
|
* Generic GPIO support
|
||||||
*/
|
*/
|
||||||
#define MCFGPIO_PODR MCFGPIO_PODR_ADDR
|
#define MCFGPIO_PODR MCFGPIO_PODR_ADDR
|
||||||
#define MCFGPIO_PDDR MCFGPIO_PDDR_ADDR
|
#define MCFGPIO_PDDR MCFGPIO_PDDR_ADDR
|
||||||
#define MCFGPIO_PPDR MCFGPIO_PPDSDR_ADDR
|
#define MCFGPIO_PPDR MCFGPIO_PPDSDR_ADDR
|
||||||
#define MCFGPIO_SETR MCFGPIO_PPDSDR_ADDR
|
#define MCFGPIO_SETR MCFGPIO_PPDSDR_ADDR
|
||||||
#define MCFGPIO_CLRR MCFGPIO_PCLRR_ADDR
|
#define MCFGPIO_CLRR MCFGPIO_PCLRR_ADDR
|
||||||
|
|
||||||
#define MCFGPIO_PIN_MAX 100
|
#define MCFGPIO_PIN_MAX 100
|
||||||
#define MCFGPIO_IRQ_MAX 8
|
#define MCFGPIO_IRQ_MAX 8
|
||||||
#define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
|
#define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
|
||||||
|
|
||||||
/*
|
/*
|
||||||
* Port Pin Assignment registers.
|
* Port Pin Assignment registers.
|
||||||
|
@ -293,15 +293,15 @@
|
||||||
/*
|
/*
|
||||||
* Generic GPIO support
|
* Generic GPIO support
|
||||||
*/
|
*/
|
||||||
#define MCFGPIO_PODR MCFGPIO_PODR_BUSCTL
|
#define MCFGPIO_PODR MCFGPIO_PODR_BUSCTL
|
||||||
#define MCFGPIO_PDDR MCFGPIO_PDDR_BUSCTL
|
#define MCFGPIO_PDDR MCFGPIO_PDDR_BUSCTL
|
||||||
#define MCFGPIO_PPDR MCFGPIO_PPDSDR_BUSCTL
|
#define MCFGPIO_PPDR MCFGPIO_PPDSDR_BUSCTL
|
||||||
#define MCFGPIO_SETR MCFGPIO_PPDSDR_BUSCTL
|
#define MCFGPIO_SETR MCFGPIO_PPDSDR_BUSCTL
|
||||||
#define MCFGPIO_CLRR MCFGPIO_PCLRR_BUSCTL
|
#define MCFGPIO_CLRR MCFGPIO_PCLRR_BUSCTL
|
||||||
|
|
||||||
#define MCFGPIO_PIN_MAX 148
|
#define MCFGPIO_PIN_MAX 148
|
||||||
#define MCFGPIO_IRQ_MAX 8
|
#define MCFGPIO_IRQ_MAX 8
|
||||||
#define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
|
#define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
|
||||||
|
|
||||||
/*
|
/*
|
||||||
* Port Pin Assignment registers.
|
* Port Pin Assignment registers.
|
||||||
|
|
Загрузка…
Ссылка в новой задаче